广西师范大学钱俊彦获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉广西师范大学申请的专利一种基于开关结构的三维处理器阵列重构方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN116302657B 。
龙图腾网通过国家知识产权局官网在2025-07-25发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202310306017.9,技术领域涉及:G06F11/07;该发明授权一种基于开关结构的三维处理器阵列重构方法是由钱俊彦;邱堃著;丁浩设计研发完成,并于2023-03-27向国家知识产权局提交的专利申请。
本一种基于开关结构的三维处理器阵列重构方法在说明书摘要公布了:本发明公开一种基于开关结构的三维处理器阵列重构方法,采用现有三维阵列重构技术没有采用过的瓶颈面排除方法,利用逻辑阵列构造算法对各个相邻面进行构造,统计出它们之间可构造的逻辑层高度,并将逻辑层最大的子阵列作为瓶颈面进行标记排除;利用其无故障单元对邻近的构造区故障单元进行补偿,减少构造过程中因回溯操作而导致较低高度的无故障单元无法被利用的情况发生,从而提高了处理器阵列的重构效率;考虑到重新选择高度更高的处理器单元来继续构造逻辑平面,会造成一些无故障处理器单元无法被利用,本发明在构造逻辑阵列时将限制路由距离为1,从而增大阵列中无故障处理器单元的利用率,增大重构后阵列的规模。
本发明授权一种基于开关结构的三维处理器阵列重构方法在权利要求书中公布了:1.一种基于开关结构的三维处理器阵列重构方法,其特征是,包括步骤如下: 步骤1、初始化瓶颈面标记数组flag、子逻辑阵列层数数组adj和逻辑阵列规模数组scale;设定最大迭代次数K,其中K>1; 步骤2、将当前物理阵列的每两个相邻的xz物理平面形成一个子物理阵列,并对每个子物理阵列使用逻辑阵列生成算法生成一个子逻辑阵列,并将每个子逻辑阵列的层高记录在子逻辑阵列层数数组adj中;其中adj={Vi},Vi为当前物理阵列y轴方向第i个xz物理平面与第i+1个xz物理平面所形成的第i个子逻辑阵列的层数,其中i=1,2,…,n-1,n为当前物理阵的列数; 步骤3、选出子逻辑阵列层数数组adj中的最小子逻辑阵列的层数Vc,并将最小子逻辑阵列的层数Vc与子逻辑阵列层数数组adj中该最小子逻辑阵列的层数Vc的前一个子逻辑阵列的层数Vc-1进行比较; 如果Vc-1≥Vc或c=1,则将当前物理阵列y轴方向第c个xz物理平面标记为瓶颈面,并记录在当前瓶颈面标记数组flag中,再将该瓶颈面上的所有处理器单元从当前物理阵列中排除,更新当前物理阵列; 如果Vc-1<Vc,则将当前物理阵列y轴方向第c+1个xz物理平面标记为瓶颈面,并记录在当前瓶颈面标记数组flag中,再将该瓶颈面上的所有处理器单元从当前物理阵列中排除,更新当前物理阵列; 其中,Vc为当前物理阵列y轴方向第c个xz物理平面与第c+1个xz物理平面所形成的第c个子逻辑阵列的层数,Vc-1为当前物理阵列y轴方向第c-1个xz物理平面与第c个xz物理平面所形成的第c-1个子逻辑阵列的层数; 步骤4、根据补偿优先规则,对于当前瓶颈面标记数组flag中瓶颈面,在当前物理阵列中,利用各个瓶颈面上的各个无故障处理器单元e去替换该无故障处理器单元e的故障物理列前驱处理器单元u或故障物理列前驱处理器单元v,更新当前物理阵列; 步骤5、对当前物理阵列使用逻辑阵列生成算法生成一个逻辑阵列,并将该逻辑阵列的规模记录在逻辑阵列规模数组scale中,并初始化子逻辑阵列层数数组adj; 步骤6、令当前迭代次数加1,并判断当前迭代次数是否到达最大迭代次数K,如果未达到,则返回步骤2;如果达到,则将逻辑阵列规模数组scale中最大规模所对应逻辑阵列输出,完成重构。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人广西师范大学,其通讯地址为:541004 广西壮族自治区桂林市七星区育才路15号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。