中国人民解放军国防科技大学张磊获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉中国人民解放军国防科技大学申请的专利FPGA仿真验证平台的多FPGA全局同步触发方法及系统获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN115796091B 。
龙图腾网通过国家知识产权局官网在2025-08-01发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202211372268.9,技术领域涉及:G06F30/331;该发明授权FPGA仿真验证平台的多FPGA全局同步触发方法及系统是由张磊;黎渊;齐星云;赖明澈;王强;熊泽宇;陆平静;何杰;曾洁;谭佳琦;陆亿行;赵言亢设计研发完成,并于2022-11-03向国家知识产权局提交的专利申请。
本FPGA仿真验证平台的多FPGA全局同步触发方法及系统在说明书摘要公布了:本发明公开了一种FPGA仿真验证平台的多FPGA全局同步触发方法及系统,本发明包括在每一个时钟周期若任意FPGA满足触发条件则主节点直接或间接获取触发时刻时间戳和触发时刻采样地址,以此计算主FPGA节点触发后继续采样的深度以及采样停止时间戳;将触发状态寄存器置“1”,且将触发状态寄存器、触发时刻时间戳和触发时刻采样地址保存至寄存器模块以提供给上位机软件读取,同时主节点将采样停止时间戳封装成报文并广播至所有的从节点以控制从节点停止采样。本发明能够实现分布式FPGA多条件的同步触发,用以针对多个FPGA的芯片并行仿真过程中进行全局调试诊断提供高效的错误定位与诊断能力。
本发明授权FPGA仿真验证平台的多FPGA全局同步触发方法及系统在权利要求书中公布了:1.一种FPGA仿真验证平台的多FPGA全局同步触发方法,其特征在于,包括: S1,在每一个时钟周期,包括主节点和从节点在内的各个FPGA根据插入的触发探针信号值与预设的触发条件进行实时比对以判断是否满足触发条件,若主节点满足触发条件,跳转步骤S3;若从节点满足触发条件,则跳转步骤S2; S2,触发的从节点获取触发时刻时间戳trig_time_stamp和触发时刻采样地址trig_addr并封装成报文发送给主节点,主节点解析出报文中的触发时刻时间戳rmt_trig_time_stamp和触发时刻采样地址rmt_trig_addr;主节点根据本地当前时刻时间戳、接收的远程的触发时刻时间戳rmt_trig_time_stamp和预设的触发前后波形占比计算主FPGA节点触发后继续采样的深度Tcntm以及采样停止时间戳stop_time_stamp,将触发状态寄存器置“1”,且将触发状态寄存器、远程的触发时刻时间戳rmt_trig_time_stamp和触发时刻采样地址rmt_trig_addr保存至寄存器模块以提供给上位机软件读取,同时主节点将采样停止时间戳stop_time_stamp封装成报文并广播至所有的从节点;跳转步骤S3; S3,主节点获取触发时刻时间戳trig_time_stamp和触发时刻采样地址trig_addr,主节点根据本地的时间戳和和预设的触发前后波形占比计算出触发后继续采样的深度Tcntm以及采样停止时间戳stop_time_stamp,将触发状态寄存器置“1”,且将触发状态寄存器、触发时刻时间戳trig_time_stamp和触发时刻采样地址trig_addr保存至寄存器模块以提供给上位机软件读取,同时主节点将采样停止时间戳stop_time_stamp封装成报文并广播至所有的从节点;跳转步骤S4; S4,从节点解析收到的报文中的采样停止时间戳stop_time_stamp,且在本地时间戳与采样停止时间戳stop_time_stamp相等时停止采样。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人中国人民解放军国防科技大学,其通讯地址为:410073 湖南省长沙市开福区砚瓦池正街47号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。