慷智集成电路(上海)有限公司王文波获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉慷智集成电路(上海)有限公司申请的专利一种锁相环参考时钟占空比校准电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119727708B 。
龙图腾网通过国家知识产权局官网在2025-08-12发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202411849642.9,技术领域涉及:H03L7/08;该发明授权一种锁相环参考时钟占空比校准电路是由王文波;刘昕设计研发完成,并于2024-12-16向国家知识产权局提交的专利申请。
本一种锁相环参考时钟占空比校准电路在说明书摘要公布了:本发明公开了一种锁相环参考时钟占空比校准电路,涉及信号频率和相位控制技术领域,包括:占空比检测控制模块和占空比校准模块;占空比检测控制模块用于接收占空比校准模块输出的参考校准时钟和锁相环输出的高速校准时钟,并输出控制码给占空比校准模块;占空比校准模块用于接收输入的锁相环参考时钟信号和控制码,并在控制码的控制下对参考时钟信号的占空比进行调节,输出参考校准时钟至占空比检测控制模块和锁相环的倍频器。本发明实现了对输入参考时钟的校准,占空比调节范围宽,调节精度高,占用面积小,结构简单。
本发明授权一种锁相环参考时钟占空比校准电路在权利要求书中公布了:1.一种锁相环参考时钟占空比校准电路,其特征在于,包括: 占空比检测控制模块和占空比校准模块; 所述占空比检测控制模块,用于接收所述占空比校准模块输出的参考校准时钟和锁相环输出的高速校准时钟,并输出控制码给所述占空比校准模块; 所述占空比校准模块,用于接收输入的锁相环参考时钟信号和控制码,并在所述控制码的控制下对所述参考时钟信号的占空比进行调节,输出所述参考校准时钟至所述占空比检测控制模块和锁相环的倍频器; 所述占空比检测控制模块包括计数误差检测器和数字有限状态机;所述计数误差检测器包括分频器、参考校准时钟低电平计数电路、参考校准时钟高电平计数电路和数字比较器,所述计数误差检测器用于判断参考校准时钟占空比的大小;所述数字有限状态机用于根据数字比较器的输出信号调节所述控制码的大小; 所述分频器包括8分频8相位发生器,其用于将锁相环输出的高速校准时钟进行8分频,并转换为8路相位间隔45度的时钟信号; 所述参考校准时钟低电平计数电路包括反相器、8个第一与门逻辑电路、8个第一计数器和第一加法器;所述反相器接收所述占空比校准模块输出的参考校准时钟,并将反相后的信号输出至每个第一与门逻辑电路;每个第一与门逻辑电路的第一输入端接收所述反相器的输出信号,每个第一与门逻辑电路的第二输入端分别接收所述8分频8相位发生器输出的8路相位间隔45度的时钟信号中的一路;每个第一与门逻辑电路的输出端连接每个第一计数器的输入端;每个第一计数器分别用于对每个第一与门逻辑电路的输出信号进行计数,每个第一计数器的计数结果输出至所述第一加法器;所述第一加法器用于对8个第一计数器的计数结果进行求和,并将求和结果输出至所述数字比较器; 所述参考校准时钟高电平计数电路包括8个第二与门逻辑电路、8个第二计数器和第二加法器;每个第二与门逻辑电路的第一输入端接收所述占空比校准模块输出的参考校准时钟,每个第二与门逻辑电路的第二输入端分别接收所述8分频8相位发生器输出的8路相位间隔45度的时钟信号中的一路;每个第二与门逻辑电路的输出端连接每个第二计数器的输入端;每个第二计数器分别用于对每个第二与门逻辑电路的输出信号进行计数,每个第二计数器的计数结果输出至所述第二加法器;所述第二加法器用于对8个第二计数器的计数结果进行求和,并将求和结果输出至所述数字比较器。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人慷智集成电路(上海)有限公司,其通讯地址为:201203 上海市浦东新区学林路36弄24号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。