北京时代民芯科技有限公司;北京微电子技术研究所孙洪江获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉北京时代民芯科技有限公司;北京微电子技术研究所申请的专利一种适用MLVDS驱动器的冷备份和压摆率控制电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN116170005B 。
龙图腾网通过国家知识产权局官网在2025-08-29发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202211236955.8,技术领域涉及:H03K19/003;该发明授权一种适用MLVDS驱动器的冷备份和压摆率控制电路是由孙洪江;李建成;张健;郭斌;林彦君;李全利;许凯亮设计研发完成,并于2022-10-10向国家知识产权局提交的专利申请。
本一种适用MLVDS驱动器的冷备份和压摆率控制电路在说明书摘要公布了:本发明一种适用MLVDS驱动器的冷备份和压摆率控制电路,该电路包括预驱动电路、冷备份电路和MLVDS输出驱动电路。预驱动电路输出端连接输出级电路,冷备份电路是输出级电路的一部分。预驱动电路用于产生8相等延迟开关信号,相邻两相开关信号的延迟差为TD,8相开关信号分别控制输出级电路中不同尺寸的MOS管是否导通;冷备份电路实现在电源浮空或接地条件下,输出端口耐正高压负压漏电;MLVDS输出驱动电路用于提供足够大的驱动能力,同时在外部负载两端产生差分信号。
本发明授权一种适用MLVDS驱动器的冷备份和压摆率控制电路在权利要求书中公布了:1.一种适用MLVDS驱动器的冷备份和压摆率控制电路,其特征在于,包括预驱动电路、冷备份电路和MLVDS输出级电路; 预驱动电路:预驱动电路的输出端连接MLVDS输出级电路,用于产生8相等延迟开关信号,相邻两相开关信号的延迟差为TD,8相等延迟开关信号分别控制MLVDS输出级电路中不同尺寸的MOS管是否导通; 冷备份电路:在电源正常上电时,保证MLVDS输出级电路正常工作;在电源掉电或者浮空条件下,切断MLVDS输出端与电源的寄生通道,实现冷备份功能; MLVDS输出驱动电路:提供驱动能力,同时受预驱动电路输出信号控制在外部负载电阻两端产生差分信号; 预驱动电路包括组合逻辑单元Q0、Q1、Q2、Q3、Q4、Q5、Q6、Q7、Q8、反相器INV2以及与非门NAND1; 逻辑单元Q0的输入端A1与NAND1输出端连接,输入端A2与逻辑单元Q2输入端A1连接,输入端A3与使能信号EN连接; 逻辑单元Q1的输入端A1与逻辑单元Q0的输出端连接,输入端A2与逻辑单元Q2输出端连接,输入端A3与使能信号EN连接; 逻辑单元Q2的输入端A1与逻辑单元Q1的输出端连接,输入端A2与逻辑单元Q3输出端连接,输入端A3与使能信号EN连接; 逻辑单元Q3的输入端A1与逻辑单元Q2的输出端连接,输入端A2与逻辑单元Q4输出端连接,输入端A3与使能信号EN连接; 逻辑单元Q4的输入端A1与逻辑单元Q3的输出端连接,输入端A2与逻辑单元Q5输出端连接,输入端A3与使能信号EN连接; 逻辑单元Q5的输入端A1与逻辑单元Q4的输出端连接,输入端A2与逻辑单元Q6输出端连接,输入端A3与使能信号EN连接; 逻辑单元Q6的输入端A1与逻辑单元Q5的输出端连接,输入端A2与逻辑单元Q7输出端连接,输入端A3与使能信号EN连接; 逻辑单元Q7的输入端A1与逻辑单元Q6的输出端连接,输入端A2与逻辑单元Q8输出端连接,输入端A3与使能信号EN连接; 逻辑单元Q8的输入端A1与逻辑单元Q7的输出端连接,输入端A2与开关信号SW连接,输入端A3与使能信号EN连接;反相器INV2输入端与逻辑单元Q0输入端连接,INV2输出端接与非门NAND1的输入端连接;与非门NAND1的第一输入端与INV2输出端连接,与非门NAND1的第二输入端与开关信号SW连接,与非门NAND1的输出端与逻辑单元Q0的输入端A1连接,逻辑单元Q0、Q1、Q2、Q3、Q4、Q5、Q6、Q7、Q8的输入端A3互相连接,且与使能信号EN连接;预驱动电路产生相位依次延迟8路控制信号SN1、SN2、SN3、SN4、SN5、SN6、SN7、SN8。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人北京时代民芯科技有限公司;北京微电子技术研究所,其通讯地址为:100076 北京市丰台区东高地四营门北路2号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。