华中科技大学王兴晟获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉华中科技大学申请的专利一种解决IR-Drop问题的超大规模存内计算核心电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN120045511B 。
龙图腾网通过国家知识产权局官网在2025-12-02发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202510095240.2,技术领域涉及:G06F15/78;该发明授权一种解决IR-Drop问题的超大规模存内计算核心电路是由王兴晟;阳帆;娄皓哲;李楠;蔡子非;缪向水设计研发完成,并于2025-01-21向国家知识产权局提交的专利申请。
本一种解决IR-Drop问题的超大规模存内计算核心电路在说明书摘要公布了:本发明公开了一种解决IR‑Drop问题的超大规模存内计算核心电路,属于微电子技术与人工智能领域,本发明通过分析线阻网络的内在物理方程,确定由线阻引起的精度下降是一种近似线性误差。通过对近似解析公式的分析,发现线性误差仅与线阻网络的参数有关。这意味着不同的输入电压向量产生相同的列输出电流的近似线性误差。因此,本发明通过器件、布局和电路的协同设计,调整了行和列的线阻,以最大化误差的线性化,通过相邻差分对读出设计和采样电阻修调triming来消除这些误差;同时,结合相邻差分读出电路,设计了一种全差分ADC,实现电流的隔离采样及线阻的误差补偿。
本发明授权一种解决IR-Drop问题的超大规模存内计算核心电路在权利要求书中公布了:1.一种非易失存储器阵列的线阻网络电路,其特征在于,包括: DAC模块,包括M个DAC及与其连接的电压驱动器,形成M个DAC通道; 二维1T1R阵列,其字线控制端WL平行于列电流输出端SL,位线电压信号输入端BL垂直于WL和SL,相邻两列1T1R构成差分对列,用于存储神经网络权重; ADC模块,包括N个ADC通道,各ADC通道均包括依次连接的双端差分读出电路与ADC; 所述DAC模块与二维1T1R阵列的BL端连接,所述二维1T1R阵列的SL端与ADC模块连接;所述二维1T1R阵列的大小为m×n,一个ADC通道被阵列中的i行共享,通过开关阵列进行分时控制,一个DAC被阵列中的j列共享,通过开关阵列进行分时控制,且j>i; 所述二维1T1R阵列在版图上设置为矩形,且矩形的长大于宽; 所述双端差分读出电路采用折叠共源共栅作为差分输入级,NMOS作为共源放大输出级,用于对相邻两列1T1R进行电压钳位与电流的隔离采样,采样的电流经trimming电阻修调电路转为电压。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人华中科技大学,其通讯地址为:430074 湖北省武汉市洪山区珞喻路1037号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励