西安空间无线电技术研究所张昊亮获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉西安空间无线电技术研究所申请的专利一种高速LVDS传输系统获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119834929B 。
龙图腾网通过国家知识产权局官网在2026-01-13发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202411798058.5,技术领域涉及:H04L1/00;该发明授权一种高速LVDS传输系统是由张昊亮;杨浩;张思瀚;黄玥嘉;郭兴宇设计研发完成,并于2024-12-09向国家知识产权局提交的专利申请。
本一种高速LVDS传输系统在说明书摘要公布了:本发明公开了一种高速LVDS传输系统,包括协议层面和实现层面,其中协议层面包括同步序列及传输帧;实现层面包括发送端和接收端,发送端包括比特加扰模块、组帧模块、校验值计算模块、输出并串转换模块;接收端包括输入延迟调整模块、输入串并转换模块、单路同步模块、校验值校验模块、多路同步模块、输出控制模块、比特解绕模块。本发明传输速率高,无需8b10b编码;支持任意路数据并行可靠传输;效率高,所有LVDS线均用来传输数据,无状态控制等信号占用额外LVDS线;实时动态自适应训练,适应信号延迟的快速变化;资源消耗较少,每路数据仅需采样1个点,节省采样及数据延迟资源。
本发明授权一种高速LVDS传输系统在权利要求书中公布了:1.一种高速LVDS传输系统,其特征在于,包括协议层面和实现层面,其中协议层面包括同步序列及传输帧;实现层面包括发送端和接收端,发送端包括比特加扰模块、组帧模块、校验值计算模块、输出并串转换模块;接收端包括输入延迟调整模块、输入串并转换模块、单路同步模块、校验值校验模块、多路同步模块、输出控制模块、比特解扰模块; 所述同步序列用于接收端进行训练及同步,同步序列不能连续发送,必须使用传输帧作为间隔;传输帧细分为空帧与数据帧,其中空帧用于在无数据帧时分隔前后两段同步序列,同时用于在无数据帧时进行传输状态监测,数据帧用于承载业务数据; 所述单路同步模块的工作流程包括:单路同步模块开始工作时处于初始化状态,然后对输入数据序列进行检测,直至检测到同步序列,开始进行延迟系数训练;设延迟系数范围为0~X-1,则依次设置延迟系数为0~X-1,待前级工作稳定后对输入数据进行采样及存储,最终得到X个采样值;对得到的X个采样值进行搜索,获得范围最大的采样值相同的连续区间,该区间的中间点为最佳延迟系数,并设置延迟系数为该值;对传输帧的帧头进行搜索,同时启动等待计时器;若已经检测到帧头,则按照帧格式进行解帧,直至本帧结束;待该帧结束后,对下一时刻的数据进行判断,若为传输帧帧头则继续进行解帧;若为同步序列则重新进行延迟系数计算;若等待计数器计数到达给定值后仍未搜索到帧头,则跳转至初始化状态,重新进行同步; 所述输入延迟调整模块接受单路同步模块的控制,基于所述最佳延迟系数对输入数据延迟进行调整,使得采样点位于最佳采样区间内;输入串并转换模块与输出并串转换模块功能对称,将高速串行数据转为低速并行数据,供后级模块使用;校验值校验模块用于对串行接收后的数据进行校验值校验,检测传输过程是否存在误码或异常;多路同步模块用于对串行数据进行多路同步;输出控制模块用于接收完成多路同步后的数据,并进行校验值校验,检测传输过程及多路同步时是否存在误码或异常,若校验值校验错误则不输出,确保输出数据可靠;比特解扰模块与比特加扰模块相对应,用于将加扰后的数据还原为原始数据; 所述多路同步模块的工作流程包括:多路同步模块对每一路输入数据分别进行存储,对于第1路数据的写入地址,经延迟后输出至读出控制器,读出控制器同步读取所有存储器中的数据并输出。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人西安空间无线电技术研究所,其通讯地址为:710000 陕西省西安市航天基地东长安街504号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励