Document
拖动滑块完成拼图
个人中心

预订订单
商城订单
发布专利 发布成果 人才入驻 发布商标 发布需求

请提出您的宝贵建议,有机会获取IP积分或其他奖励

投诉建议

在线咨询

联系我们

龙图腾公众号
专利交易 积分商城 国际服务 IP管家助手 科技果 科技人才 商标交易 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 厦门理工学院陈忆鹭获国家专利权

厦门理工学院陈忆鹭获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉厦门理工学院申请的专利一种FPGA查找表的合并与分解方法、装置、设备及介质获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN121503381B

龙图腾网通过国家知识产权局官网在2026-03-17发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202610024508.8,技术领域涉及:G06F30/343;该发明授权一种FPGA查找表的合并与分解方法、装置、设备及介质是由陈忆鹭;詹荣鹏;林韬设计研发完成,并于2026-01-09向国家知识产权局提交的专利申请。

一种FPGA查找表的合并与分解方法、装置、设备及介质在说明书摘要公布了:本发明提供的一种FPGA查找表的合并与分解方法、装置、设备及介质,涉及集成电路网表优化技术领域。本发明通过获取FPGA已映射的LUT网络;然后对所述LUT网络进行候选对识别,选择无冲突且权重最优的LUT候选对进行合并,并在合并后构建LUT连接关系图,识别出关键路径;基于所述LUT连接关系图,按LUT优先级顺序对非关键路径上的LUT分解为更小的级联LUT单元;在每次分解后动态更新所述LUT连接关系图的网络拓扑结构与时序信息,完成FPGA网表的优化。本发明能在保障关键路径延迟不变的前提下,显著减少LUT数量,提升FPGA资源利用率。

本发明授权一种FPGA查找表的合并与分解方法、装置、设备及介质在权利要求书中公布了:1.一种FPGA查找表的合并与分解方法,其特征在于,包括: S1,获取FPGA已映射的查找表LUT网络; S2,对所述LUT网络进行候选对识别,选择无冲突且权重最优的LUT候选对进行合并,并在合并后构建LUT连接关系图,识别出关键路径; S3,基于所述LUT连接关系图,按LUT优先级顺序对非关键路径上的LUT分解为更小的级联LUT单元; S4,在每次分解后动态更新所述LUT连接关系图的网络拓扑结构与时序信息,完成FPGA网表的优化; 其中,所述S2具体为: 首先,通过Minor关系检测识别所述LUT网络中可合并为LUT6D的LUT5与LUT6对,并通过小型LUT配对规则识别所述LUT网络中可合并的LUT2至LUT5对,形成合并候选集合; 其中,所述小型LUT配对规则为:两个LUT的输入信号至少有1个共享,合并后总输入数不大于5;且两个LUT之间无数据依赖;且合并优先级由共享输入数量和尺寸权重加权计算; 然后基于所述合并候选集合,以LUT为图节点、合并候选关系为边、合并优先级为边权重,构建无向候选图,采用Blossom最大权匹配算法从所述无向候选图中筛选出权重和最大且无冲突的最优合并集合; 最后对所述最优合并集合的LUT对执行合并操作,并在合并完成后,构建LUT连接关系图,计算LUT连接关系图中每个LUT节点的深度信息,以通过拓扑排序与反向遍历的方式,识别出LUT网络的关键路径。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人厦门理工学院,其通讯地址为:361024 福建省厦门市集美区理工路600号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

以上内容由龙图腾AI智能生成。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。