首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种复位延迟电路 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:宁波德晶元科技有限公司

摘要:本发明公开一种复位延迟电路,涉及IC集成技术领域,所述复位电路包括充电电路,放电电路,复位信号产生电路;本发明通过使用NMOS管与PMOS管组合替代比较器,减小了电路面积,降低了成本,便于集成,并且电路工作电压范围更广,输出信号更稳定。

主权项:1.一种复位延迟电路,其特征在于,包括:充电电路,放电电路,复位信号产生电路;所述充电电路包括:第一PMOS管M1、第二NMOS管M2;其中,所述第一PMOS管M1的栅极与第一信号输入端Vbp连接,源极与电源电压VCC连接,漏极与所述第二NMOS管M2的漏极连接;所述第二NMOS管M2的栅极与第一信号输入端Vbp连接,源极与电容C连接于节点B;所述放电电路包括:第三NMOS管M3、第四NMOS管M4;所述第三NMOS管M3的漏极连接到节点B,源极接地,栅极与第二信号输入端Vbn连接;所述第四NMOS管M4漏极连接到节点B,源极接地,栅极与第三信号输入端Boot连接;所述复位信号产生电路包括电容C,施密特触发器ST;其中,电容C一端与节点B连接,一端接地;施密特触发器ST的输入端与节点B连接,输出端Vout用于输出复位信号;所述放电电路还包括:二极管D;其中,二极管D的负极与电源电压VCC连接,正极与节点B连接;充电电路和放电电路中,流经第一PMOS管M1的电流值大于流经第三NMOS管M3的电流值。

全文数据:一种复位延迟电路技术领域[0001]本发明涉及1C集成技术领域,尤其涉及一种复位延迟电路。背景技术[0002]复位电路是1C集成电路中的一个模块,其作用是使电路从不稳定状态恢复为初始状态。当需求产生时,复位电路产生一个一定宽度的复位脉冲信号去复位整个电路,使电路恢复为初始状态,进而开始后续的工作。无论用户使用何种电路设计方式,总要涉及到复位电路的设计。而复位电路设计的好坏,直接影响到整个系统工作的可靠性。许多用户在完成了数字电路的设计,并在实验室调试成功后,在现场却出现了“死机”、“程序走飞”等现象,这主要是电路的复位电路设计不可靠引起的。[0003]如图1所示,传统复位电路的设计思想是:将偏置电路产生的电压信号Vbn,Vbp作为比较器CMP的输入,由比较器的输出作为开关电路的栅极输入信号,由此来控制M0S管的通断,第一PM0S管Ml的栅极和第二NM0S管M2连接于节点A,对并联电容C进行充放电。电容C一端接地,另一端与触发器的输入端连接。通过控制电容非接地端的电位就控制了触发器的输入电压。若比较器的输出为低电平,第一PM0S管Ml开启,电容C经由Ml支路充电,若充电过程中B点电位高于触发器ST的翻转电压,触发器发生翻转输出高电平;若比较器输入的为高电平,第一PMOS管M1关闭,第二NMOS管M2开启,电容C经由M2所在支路放电,若B点电位低于触发器ST的翻转电压时,触发器发生翻转,输出端Vout输出低电平。[0004]上述现有技术中,有如下缺点:[0005]比较器占用面积较大,成本高,不利于系统集成。[0006]当电源电压VCCVthn+Vthp时比较器处于不稳定状态,会导致整个电路的输出不确定。发明内容[0007]为了解决背景技术中提出的问题,本发明提供了一种复位延迟电路,包括:充电电路,放电电路,复位信号产生电路;[0008]所述充电电路包括:第一PM0S管Ml、第二NM0S管M2;[0009]其中,所述第一PM0S管Ml的栅极与第一信号输入端Vbp连接,源极与电源电压VCC连接,漏极与所述第二NM0S管M2的漏极连接;所述第二NM0S管M2的栅极与第一信号输入端Vbp连接,源极与电容⑹连接于节点⑻;[0010]所述放电电路包括:第三NM0S管M3、第四NM0S管M4;所述第三NM0S管M3的漏极连接到节点⑻,源极接地,栅极与第二信号输入端Vbn连接;所述第四NM0S管M4漏极连接到节点⑻,源极接地,栅极与第三信号输入端Boot连接;[0011]所述复位信号产生电路包括电容C,施密特触发器ST;其中,电容⑹一端与节点⑻连接,一端接地;施密特触发器ST的输入端与节点⑻连接,输出端Vout用于输出复位信号。[0012]进一步地,所述放电电路还包括:二极管⑼;[0013]其中,二极管⑼的负极与电源电压VCC连接,正极与节点⑻连接。[00M]进一步地,所述第一信号输入端Vbp,第二信号输入端Vbn和第三信号输入端Boot的电压信号由同一偏置电路产生。[0015]进一步地,充电电路和放电电路中,流经第一PM0S管Ml的电流值大于流经第三NM0S管M3的电流值。[0016]本发明有如下优点:[0017]此外,本发明提供的电路通过使用NM0S管和PM0S管组合替代传统复位电路中的比较器,占用面积小,成本低,便于集成;[0018]本发明改变了当电源电压VCCVthn+Vthp时比较器不稳定的缺点,当电源电压VCC大于输入Vthp和Vthn的最大者时电路就可以稳定工作,电路工作的电压范围更广且稳定性更尚。附图说明[0019]图1是现有技术中的一种复位延迟电路的电路图;[0020]图2是本发明实施例一提供的一种复位延迟电路的电路图。具体实施方式[0021]以下是本发明的具体实施例并结合附图,对本发明的技术方案作进一步的描述,但本发明并不限于这些实施例。[0022]本实施例提供一种复位延迟电路,其电路图如图2所示,结合附图详述如下:[0023]所述充电电路包括:第一PM0S管Ml、第二NM0S管M2;[0024]其中,所述第一PM0S管Ml的栅极与第一信号输入端Vbp连接,源极与电源电压VCC连接,漏极与所述第二NM0S管M2的漏极连接;所述第二NM0S管M2的栅极与第一信号输入端Vbp连接,源极与电容C连接于节点⑻;其中第一PM0S管Ml作为电流源使用,第二NM0S管M2作为开关使用。[0025]所述放电电路包括:第三NM0S管M3、第四NM0S管M4;所述第三NM0S管M3的漏极连接到节点⑻,源极接地,栅极与第二信号输入端Vbn连接;所述第四NM0S管M4漏极连接到节点⑻,源极接地,栅极与第三信号输入端Boot连接;其中第三NM0S管M3作为电流源使用,第四NM0S管M4作为开关使用;[0026]所述复位信号产生电路包括电容C,施密特触发器ST;其中,电容⑹一端与节点⑻连接,一端接地;施密特触发器ST的输入端与节点⑻连接,输出端Vout用于输出复位信号。[0027]所述第一PM0S管Ml与所述第二NM0S管M2的栅极连接到节点㈧,通过节点A连接到第一信号输入端Vbp。[0028]在所述充电电路中,第一PM0S管Ml与所述第二NM0S管M2全部工作后,通过第一PM0S管Ml与第二NM0S管M2所在支路对电容C进行充电。[0029]当电源电压VCC从0开始增大时,由于偏置电路产生的第二信号输入端Vbn和第三信号输入端Boot输入的信号的存在,电容通过M3和M4放电,随后第一PM0S管Ml和第二NMOS管M2顺序工作,电容C通过第一PMOS管Ml和第二NMOS管M2所在支路充电。此时,第一PM0S管Ml和第三NM0S管M3视为电流源。[0030]在充电电路对电容0进行充电的过程中,当节点⑻电压超过施密特触发器ST的正向阈值电压时,施密特触发器ST的输出电压信号翻转,输出复位信号。[0031]施密特触发器最重要的特点是能够把变化缓慢的输入信号整形成边沿陡峭的脉冲,以提供复位脉冲信号。[0032]在本发明中所述施密特触发器ST为非反相施密特触发器。[0033]进一步地,所述放电电路还包括:二极管D,其中,二极管D的负极与电源电压VCC连接,正极与节点⑻连接。[0034]所述二极管D与第三NM0S管M3和第四NM0S管M4—起辅助电容⑹完成放电过程。[0035]进一步地,所述第一信号输入端vbp,第二信号输入端Vbn和第三信号输入端Boot的电压信号由同一偏置电路产生。[0036]由于在充电电路中,使用NM0S管和PM0S管组合替代传统复位电路中的比较器,克服了比较器在电源电压VCCVthn+Vthp时不稳定的缺点,拓宽了电路工作的电压工作范围并且提高了输出的复位信号的稳定性。此外,本发明提供的电路通过使用NM0S管和PM0S管组合替代传统复位电路中的比较器,占用面积小,成本低,便于集成。[0037]本发明中所述电流与电压均为绝对值。[0038]本文中所描述的具体实施例仅仅是对本发明精神作举例说明。本发明所属技术领域的技术人员可以对所描述的具体实施例做各种各样的修改或补充或采用类似的方式替代,但并不会偏离本发明的精神或者超越所附权利要求书所定义的范围。

权利要求:1.一种复位延迟电路,其特征在于,包括:充电电路,放电电路,复位信号产生电路;所述充电电路包括:第一PMOS管Ml、第二NMOS管M2;其中,所述第一PMOS管(Ml的栅极与第一信号输入端(Vbp连接,源极与电源电压VCC连接,漏极与所述第二NMOS管M2的漏极连接;所述第二NM〇s管M2的栅极与第一信号输入端vbp连接,源极与电容⑹连接于节点⑻;n所述放电电路包括:第三NMOS管M3、第四NMOS管M4;所述第三NM〇S管M3的漏极连接到节点⑻,源极接地,栅极与第二信号输入端Vbn连接;所述第四NM〇s管M4漏极连接到节点B,源极接地,栅极与第三信号输入端Boot连接;所述复位信号产生电路包括电容(C,施密特触发器(ST;其中,电容(C一端与节点B连接,一端接地;施密特触发器ST的输入端与节点B连接,输出端Vout用于输出复位信号。2.根据权利要求1所述的复位延迟电路,其特征在于,所述放电电路还包括:二极管其中,二极管⑼的负极与电源电压VCC连接,正极与节点⑻连接。3.根据权利要求1或2所述的复位延迟电路,其特征在于,所述第一信号输入端Vbp,第二信号输入端Vbn和第三信号输入端Boot的电压信号由同一偏置电路产生。4.根据权利要求1所述的复位延迟电路,其特征在于,充电电路和放电电路中,流经第一PM0S管Ml的电流值大于流经第三NMOS管M3的电流值。

百度查询: 宁波德晶元科技有限公司 一种复位延迟电路

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。