首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种基于FPGA的一维相控阵自发自收校准方法 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:中国航天科工集团八五一一研究所

摘要:本发明公开了一种基于FPGA的一维相控阵自发自收校准方法,属于电子对抗领域。首先,上位机收到校准指令,随后下发校准通道号、校准频点、移相器控制码给DSP;其次,DSP控制微波发射开关和微波变频链路,下发鉴相模块所需中频频率给FPGA软件,用于后面完成脉冲的实时鉴相;其次,FPGA软件接收到DDS频率码、初始相位,等待下发脉冲发送指令,控制DDS发射脉冲信号,通过上变频链路后通过阵列中一个发射单元辐射到空中;其次,通过将接收天线收到的信号送到下变频链路后混频、滤波到中频再送到FPGA中完成脉冲到达时间和实时相位的提取,形成校准PDW并上传到上位机,上位机通过计算获取最终的补偿相位;最后,通过切换频点和通道完成所有校准工作。

主权项:1.一种基于FPGA的一维相控阵自发自收校准方法,其特征在于,步骤如下:步骤1、DSP处理器接收到上位机下发校准指令,切换系统到校准模式,转入步骤2;步骤2、上位机下发校准频点、移相器控制码给DSP处理器,转入步骤3;步骤3、DSP处理器控制相控阵校准通道号、微波发射开关和微波上、下变频链路,同时下发中频频率给FPGA中的鉴相模块,转入步骤4;步骤4、干扰FPGA接收DDS频率控制字、初始相位,等待DSP处理器下发脉冲发送指令,控制DDS发射脉宽可设的脉冲信号,转入步骤5;步骤5、干扰FPGA产生宽带PDW,上传结果至缓存FIFO,同时上传辐射信号的脉冲发射时间TOD,转入步骤6;步骤6、主机DSP处理器通过SRIO接口读取测量结果并上传到上位机,上位机通过计算获取最终的补偿相位,其中补偿相位=2*π*f*TOA-TOD-鉴相相位+波位控制表,其中,f为中频频率,TOA为脉冲到达时间,TOD为脉冲发射时间,波位控制表:MATLAB提前生成的波束合成相位控制表,转入步骤7;步骤7、DSP处理器判断是否完成一维线阵16个通道的校准操作,如果未达到则返回步骤3,否则转入步骤8;步骤8、上位机切换校准频点6~18GHz,间隔100MHz,转入步骤9;步骤9、DSP处理器判断是否完成6~18GHz的校准操作,如果未达到则返回步骤2,否则转入步骤10;步骤10、在上位机上,人工或自动检查并确认各频点所有通道二次测量计算数据是否相同或相近,若满足要求,则结束校准;否则,重新校准。

全文数据:

权利要求:

百度查询: 中国航天科工集团八五一一研究所 一种基于FPGA的一维相控阵自发自收校准方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

相关技术
相关技术
相关技术