Document
拖动滑块完成拼图
个人中心

预订订单
服务订单
发布专利 发布成果 人才入驻 发布商标 发布需求

在线咨询

联系我们

龙图腾公众号
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 恭喜兰州大学何安平获国家专利权

恭喜兰州大学何安平获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网恭喜兰州大学申请的专利压缩与非压缩指令集的并行处理模块、方法及异步电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119440628B

龙图腾网通过国家知识产权局官网在2025-03-28发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202510044480.X,技术领域涉及:G06F9/30;该发明授权压缩与非压缩指令集的并行处理模块、方法及异步电路是由何安平;赵康利;刘轩彤;马浚设计研发完成,并于2025-01-11向国家知识产权局提交的专利申请。

压缩与非压缩指令集的并行处理模块、方法及异步电路在说明书摘要公布了:本发明公开了一种压缩与非压缩指令集的并行处理模块、方法及异步电路,首先将混合指令存入缓冲区Buffer1模块中,然后通过mixedInstrDivsion模块分离出压缩指令与非压缩指令,将分离出的非压缩指令直接存入缓冲区Buffer2模块中,分离出的压缩指令通过mixInstrProcess模块进行扩展,一轮并行完成对4条压缩指令的扩展,最后将扩展后的非压缩指令存入缓冲区Buffer2模块中,供译码模块使用。通过采用并行化处理方法使得在同等时间段内划分和扩展出更多指令,提升超标量处理器中压缩处理阶段的指令处理速度,整体阶段实现多条指令并行执行,提高处理器的性能。本发明的并行处理模块采用BBD型异步电路实现,不仅避免了时钟问题,而且能够大幅度地降低功耗。

本发明授权压缩与非压缩指令集的并行处理模块、方法及异步电路在权利要求书中公布了:1.压缩与非压缩指令集的并行处理模块,其特征在于,包括:Buffer1模块:用于缓存并行处理模块所取出的混合指令,Buffer1模块由64个16位的寄存器搭建而成,每个寄存器定义为一个块,Buffer1模块内置计数器,所述计数器用于记录压缩处理的块数;mixedInstrDivsion模块:用于识别Buffer1模块输入的16个块中的压缩指令和非压缩指令,返回每条指令在16块中的偏移量和本轮处理的块数;所述mixedInstrDivsion模块根据指令最后两位是否为11划分压缩指令和非压缩指令;mixInstrProcess模块:用于将mixedInstrDivsion模块识别的16位压缩指令扩展成相应功能的32位非压缩指令;所述mixInstrProcess模块包含4个extenCompress模块,每个extenCompress模块都能将一个16位的压缩指令扩展为一个32位的非压缩指令,并行完成对4条压缩指令的扩展;所述mixedInstrDivsion模块包括preCompress模块和postCompress0模块,其中:preCompress模块:用于预判别压缩指令,所述preCompress模块包含16个last2Judge模块,16个last2Judge模块从16个中间寄存器取每个寄存器的低2位送入last2Judge模块判别压缩指令和非压缩指令;postCompress0模块:包含16个case模块,穷举了指令分布情况;所述postCompress0模块用于将last2Judge模块输出的指令结果与case模块的指令分布情况进行匹配;Buffer2模块:用于存放mixedInstrDivsion模块识别的非压缩指令以及mixInstrProcess模块处理后的非压缩指令,供译码模块取用,所述Buffer2模块由16个32位寄存器搭建而成。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人兰州大学,其通讯地址为:730000 甘肃省兰州市城关区天水南路222号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。