Document
拖动滑块完成拼图
个人中心

预订订单
服务订单
发布专利 发布成果 人才入驻 发布商标 发布需求

在线咨询

联系我们

龙图腾公众号
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 恭喜桂林电子科技大学段吉海获国家专利权

恭喜桂林电子科技大学段吉海获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网恭喜桂林电子科技大学申请的专利一种适用于高速DAC的电流开关驱动器获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN112054797B

龙图腾网通过国家知识产权局官网在2025-04-04发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202011050494.6,技术领域涉及:H03M1/06;该发明授权一种适用于高速DAC的电流开关驱动器是由段吉海;黄秀玲;韦保林;徐卫林;韦雪明;岳宏卫设计研发完成,并于2020-09-29向国家知识产权局提交的专利申请。

一种适用于高速DAC的电流开关驱动器在说明书摘要公布了:本发明公开一种适用于高速DAC的电流开关驱动器,由同步锁存电路、限幅低交叉电路和电流开关电路组成;同步锁存电路的同步锁存电路输入采样时钟信号CLK和输入信号VIN;同步锁存电路的同步锁存信号DP和DN的输出端分别连接限幅低交叉电路的同步锁存信号DP和DN的输入端;限幅低交叉电路的开关驱动信号DSP和DSN的输出端分别连接电流开关电路的开关驱动信号DSP和DSN的输入端连接;电流开关电路输出输出信号OUTP和OUTN。本发明能够有效降低开关信号幅度和开关信号交叉点,并减小版图的面积。

本发明授权一种适用于高速DAC的电流开关驱动器在权利要求书中公布了:1.一种适用于高速DAC的电流开关驱动器,其特征是,由同步锁存电路、限幅低交叉电路和电流开关电路组成;同步锁存电路的同步锁存电路的采样时钟信号CLK的输入端输入采样时钟信号CLK;同步锁存电路的输入信号VIN的输入端输入输入信号VIN;同步锁存电路的同步锁存信号DP的输出端与限幅低交叉电路的同步锁存信号DP的输入端连接;同步锁存电路的同步锁存信号DN的输出端与限幅低交叉电路的同步锁存信号DN的输入端连接;限幅低交叉电路的开关驱动信号DSP的输出端与电流开关电路的开关驱动信号DSP的输入端连接;限幅低交叉电路的开关驱动信号DSN的输出端与电流开关电路的开关驱动信号DSN的输入端连接;该限幅低交叉电路包含PMOS晶体管P3-P6,以及NMOS晶体管N1-N4;PMOS晶体管P3的栅极连接NMOS晶体管N1的栅极,并形成限幅低交叉电路的同步锁存信号DP的输入端;PMOS晶体管P3的漏极、NMOS晶体管N1的漏极、NMOS晶体管N3的漏极、以及PMOS晶体管P5的漏极和栅极相连后,形成形成限幅低交叉电路的开关驱动信号DSP的输出端;PMOS晶体管P4的栅极连接NMOS晶体管N2的栅极,并形成限幅低交叉电路的同步锁存信号DN的输入端;PMOS晶体管P4的漏极、NMOS晶体管N2的漏极、NMOS晶体管N4的漏极、以及PMOS晶体管P6的漏极和栅极,形成形成限幅低交叉电路的开关驱动信号DSN的输出端;PMOS晶体管P3的源极、NMOS晶体管N3的源极和栅极、PMOS晶体管P4的源极、以及NMOS晶体管N4的源极和栅极同时连接电源VDD;NMOS晶体管N1的源极、PMOS晶体管P5的源极、NMOS晶体管N2的源极、以及PMOS晶体管P6的源极同时连接地GND;电流开关电路的输出信号OUTP的输出端输出输出信号OUTP;电流开关电路的输出信号OUTN的输出端输出输出信号OUTN。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人桂林电子科技大学,其通讯地址为:541004 广西壮族自治区桂林市七星区金鸡路1号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。