首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

InP基MOSHEMT结构及其制备方法 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:中国科学院微电子研究所

摘要:本发明公开一种InP基MOSHEMT结构及其制备方法,该结构自下而上依次包括:一单晶衬底101;在该单晶衬底上表面形成的变In组分InxAl1‑xAs缓冲层102;In0.52Al0.48As缓冲层103;在缓冲层中形成的平面掺杂层104;In0.7Ga0.3As沟道层105;In0.6Ga0.4As沟道层106;In0.5Ga0.5As沟道层107;InP势垒层108;在势垒层中形成的平面掺杂层109。本发明采用组分渐变缓冲层降低III‑V半导体之间晶格失配,减少位错引进的缺陷。同时该器件结构不仅降低MOS界面态密度,并且通过对外延材料采用高In组分In0.7Ga0.3AsIn0.6Ga0.4AsIn0.5Ga0.5As复合沟设计充分的提高了二维电子气的浓度与电子迁移率,降低了沟道的方块电阻。

主权项:一种InP基MOSHEMT结构,其特征在于,所述结构由下至上依次包括:InP单晶衬底101;变In组分InxAl1‑xAs缓冲层102,0<x<1;In0.52Al0.48As缓冲层103,该层中还形成有第一平面掺杂层104;In0.7Ga0.3As沟道层105;In0.6Ga0.4As沟道层106;In0.5Ga0.5As沟道层107;InP势垒层108,该层中还形成有第二平面掺杂层109。

全文数据:InP基MOSHEMT结构及其制备方法技术领域[0001]本发明涉及半导体器件技术领域,尤其涉及一种InP基M0SHEMT结构及其制备方法。背景技术[0002]目前半导体工业的主流是硅技术,随着半导体技术最小尺寸发展到纳米尺度,硅集成电路技术日益逼近其理论和技术的双重极限。而III-V族半导体材料相比硅材料具有更高的电子迁移率6-60倍和在低电场和强场下具有更加优异的电子输运性能等特性,因此,III-V族半导体材料将是新一代超高频低功耗集成电子系统的必然选择。[0003]然而,传统的InP基HEMT的沟道二维电子气浓度和电子迁移率,受材料结构的影响无法做到使得导电沟道电子迁移率与二维电子气浓度均很大,限制了InP基HEMT器件在微波通信中的发展。需要在III-V族半导体上采用新的器件结构,以充分发挥III-V族半导体材料的特性,增强沟道中二维电子气浓度与电子迀移率。发明内容[0004]—要解决的技术问题[0005]有鉴于此,本发明的目的在于提供一种InP基MOSHEMT结构及其制备方法,以解决以上所述的至少一项技术问题。[0006]二技术方案[0007]根据本发明的一方面,提供一种InP基MOSHEMT结构,所述结构由下至上依次包括:InP单晶衬底;变In组分InxAli-xAs缓冲层,0x1;Ino.52Alo.48As缓冲层,该层中还形成有第一平面掺杂层;Ino.7Gao.3As沟道层;Ino.6Gao.4As沟道层;Ino.5Gao.5As沟道层;InP势垒层,该层中还形成有第二平面掺杂层。[0008]进一步的,在所述InP势垒层之上,所述结构还包括:重掺杂的窄带隙欧姆接触层,掺杂浓度在lxlO17〜5xl019cm3;源漏金属;刻蚀到InP势垒层截止后生长的栅介质;栅极金属,形成于栅介质上。[0009]根据本发明的另一方面,提供一种InP基MOSHEMT结构的制备方法,包括步骤:[0010]S1:在InP衬底片上外延形成变In组分InxAlhAs缓冲层,0x1;[0011]S2:在变In组分InxAli-xAs缓冲层上外延形成Ino.52Alo.48As缓冲层(,该层中还形成第一平面掺杂层,形成在所述InQ.52AlQ.48AS缓冲层中;[0012]S3:在Ino.52Alo.48As缓冲层上外延生长第一层Ino.7Gao.3As沟道层;[0013]S4:在第一层Ino.6Gao.4As沟道层外延生长第二层Ino.6Gao.4As沟道层;[0014]S5:在第二层InQ.6GaQ.4As沟道层外延生长第三层InQ.5GaQ.5As沟道层;[0015]S6:在第三层Ino.5GaQ.5As沟道层外延形成InP势垒层,其中包含第二平面掺杂层。[0016]进一步的,步骤S6之后还具有步骤:[0017]S7:在InP势垒层上外延形成重掺杂的窄带隙欧姆接触层;[0018]S8:在以上外延结构上利用光刻和刻蚀工艺形成有源区;[0019]S9:在重掺杂的窄带隙欧姆接触层上形成源漏金属,掺杂浓度在lxlO17〜5X1019cm-3*»[0020]S10:形成有源区后采用湿法腐蚀方法对栅槽进行腐蚀;[0021]S11:在腐蚀完栅槽后形成栅介质;[0022]S12:在栅介质上形成栅金属。[0023]进一步的,在步骤S1到S7采用M0CVD的方法进行外延生长。[0024]进一步的,步骤S8中的有源区得到的方法为干法刻蚀或湿法刻蚀。[0025]进一步的,步骤S9中的源漏金属为NiGeAuGeNiAu金属系统。[0026]进一步的,步骤S10的栅槽腐蚀采用湿法腐蚀帽层的方法腐蚀。[0027]进一步的,步骤SI1的栅介质采用ALD沉积系统生长。[0028]进一步的,步骤S12的栅金属采用PMMAMMAPMMA胶两次电子束曝光一次显影方法制备。[0029]三有益效果[0030]从上述技术方案可以看出,本发明具有以下有益效果:[0031]1组分渐变缓冲层降低III-V半导体之间晶格失配,减少位错引进的缺陷;[0032]2同时该器件结构不仅降低M0S界面态密度,并且通过对外延材料采用高In组分In〇.7Ga〇.3AsIru.6Ga.4AsIn.5Ga.5As复合沟道设计以及势垒层和缓冲层平面处的双惨杂设计充分的提高了二维电子气的浓度与电子迁移率,降低了沟道的方块电阻。附图说明_[0033]图1是本发明实施例的InP基M0SHEMT器件的结构示意图。[0034]图2是本发明实施例的InP基M0SHEMT的结构制备流程图。具体实施方式_[0035]本发明中的“上”、“下”、“内”、“外”仅用于相对参照平面表示各个层之间的相对位置关系,不用于表示实际中的上下和内外关系,实际元器件可以根据具体需要正序安装或倒序安装。而且,“之上”及“之下”表示与目标层之间接触与非接触。[0036]为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明作进一步的详细说明。[0037]需要说明的是,附图中未绘示或描述的实现方式,为所属技术领域中普通技术人员所知的形式。另外,虽然本文可提供包含特定值的参数的示范,但应了解,参数无需确切等于相应的值,而是可在可接受的误差容限或设计约束内近似于相应的值。此外,本发明中提到的方向用语,仅是参考附图的方向。因此,使用的方向用语是用来说明并非用来限制本发明。_[0038]图1是本发明实施例InP基M0SHEMT的器件的结构示意图,该III-V族半导体M0SHEMT的器件结构从下至上包括:[0039]—单晶衬底(101;[0040]在该单晶衬底上表面形成的变In组分InxAli—xAs缓冲层102,0xl;[0041]Im.52A1q.48AS缓冲层(103,以及在缓冲层中形成的第一平面掺杂层(104;[0042]Ino.7Gao.3As沟道层(105;[0043]Ino.6Gao.4As沟道层(106;[0044]In〇.5Gao.5As沟道层(107;[0045]InP势垒层108,以及在势垒层中形成的第二平面掺杂层109;[0046]另外,上述结构还进一步包括:[0047]在势垒层上形成的重掺杂的窄带隙欧姆接触层(110,掺杂浓度在lxlO17〜5xl019cm-3;[0048]在欧姆接触层上形成的源漏金属111;[0049]刻蚀到势垒层截止后生长的栅介质(112;在栅介质上形成的栅极金属113。[0050]图2是本发明实施例得InP基M0SHEMT结构制备流程图。如图2所示,该III-V族半导体M0SHEMT制备流程可包括以下步骤:[0051]S1:在InP衬底片上外延形成变In组分InxAh-xAs缓冲层102,0xl;[0052]S2:在变In组分InxAh-xAs缓冲层(102上外延形成Ino.52Alo.48As缓冲层(103;该层中还形成有第一平面掺杂层104,形成在所述Ino.52Alo.48As缓冲层中;[0053]S3:在Ino.52Alo.48As缓冲层上外延生长第一层Iruh7Gao.3As沟道层(105,[0054]S4:在第一层Ino.7Gao.3As沟道层(105外延生长第二层InQ.6Gao.4As沟道层(106;[0055]S5:在第二层Ino.6Gao.4As沟道层(106外延生长第三层Ino.5Gao.5As沟道层(107[0056]S6:在第三层InQ.5GaQ.5As沟道层(107外延形成InP势垒层(108;其中包含第二平面惨杂层109。[0057]S7:在InP势垒层(108上外延形成重掺杂的窄带隙欧姆接触层(110;[0058]S8:在以上外延结构上利用光刻和刻蚀工艺形成有源区;[0059]S9:在重掺杂的窄带隙欧姆接触层上形成源漏金属;[0060]S10:形成有源区后采用湿法腐蚀方法对栅槽进行腐蚀;[0061]S11:在腐蚀完栅槽后形成高K栅介质;[0062]S12:在高K栅介质上形成T形栅金属。[0063]上述工艺中,其中,在步骤S1到S7中可采用M0CVD的方法进行外延生长。[0064]进一步的,步骤S8中的有源区得到的方法可以为干法刻蚀,或者也可以采用湿法刻蚀。[0065]进一步的,步骤S9中的源漏金属可以为NiGeAuGeNiAu金属系统。[0066]进一步的,步骤S10的栅槽腐蚀采用湿法腐蚀帽层的方法腐蚀。[0067]进一步的,步骤S11的栅介质采用ALD沉积系统生长。[0068]进一步的,步骤S12的栅金属采用PMMAMMAPMMA胶两次电子束曝光一次显影方法制备。[0069]通过上述实施例,提供了一种III-V族半导体高电子迁移率晶体管制备方法,组分渐变缓冲层降低III-V半导体之间晶格失配,减少位错引进的缺陷。同时该器件结构不仅降低M0S界面态密度,并且通过对外延材料采用高In组分In〇.7Ga〇.3AsIn.6GaQ.4AsIn0.5GaQ.5As复合沟道设计以及势垒层和缓冲层平面处的双掺杂设计充分的提高了二维电子气的浓度与电子迁移率,降低了沟道的方块电阻。[0070]以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一细说明,应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

权利要求:1.一种InP基MOSHEMT结构,其特征在于,所述结构由下至上依次包括:InP单晶衬底(101;变In组分InxAh-xAs缓冲层(102,0xl;Ino.52Alo.48As缓冲层103,该层中还形成有第一平面掺杂层104;Ino.7Gao.3As沟道层(105;Ino.6Gao.4As沟道层(106;Ino.5Gao.5As沟道层(107;InP势垒层108,该层中还形成有第二平面掺杂层109。2.根据权利要求1所述的结构,其特征在于,在所述InP势垒层(108之上,所述结构还包括:重掺杂的窄带隙欧姆接触层110,掺杂浓度在lxl〇17〜5xl019cnf3;源漏金属(111;刻蚀到InP势垒层截止后生长的栅介质(112;栅极金属(113,形成于栅介质(112上。3.—种InP基M0SHEMT结构的制备方法,其特征在于,包括步骤:S1:在InP衬底片上外延形成变In组分InxAh—xAs缓冲层(102,0x1;S2:在变In组分InxAli-xAs缓冲层(102上外延形成Ino.52Alo.48As缓冲层(103,该层中还形成第一平面掺杂层104,形成在所述InQ.52Al〇.48AS缓冲层中;S3:在Ino.52Alo.48As缓冲层103上外延生长第一层Ino.7Gao.3As沟道层105;S4:在第一层InQ.6Ga〇.4As沟道层(105外延生长第二层Ino.6Gao.4As沟道层(106;S5:在第二层Ino.6Gao.4As沟道层106外延生长第三层Ino.5Gao.5As沟道层107;S6:在第三层Ino.scao.sAs沟道层(107外延形成InP势垒层(108,其中包含第二平面掺杂层109。4.根据权利要求3所述的制备方法,其特征在于,步骤S6之后还具有步骤:S7:在InP势垒层(108上外延形成重掺杂的窄带隙欧姆接触层110;S8:在以上外延结构上利用光刻和刻蚀工艺形成有源区;S9:在重掺杂的窄带隙欧姆接触层上形成源漏金属,掺杂浓度在lxlO17〜5xl019cm3;S10:形成有源区后采用湿法腐蚀方法对栅槽进行腐蚀;S11:在腐蚀完栅槽后形成栅介质;S12:在栅介质上形成栅金属。5.根据权利要求4所述的制备方法,其特征在于,在步骤S1到S7采用M0CVD的方法进行外延生长。6.根据权利要求4所述的制备方法,其特征在于,步骤S8中的有源区得到的方法为千法刻蚀或湿法刻蚀。7.根据权利要求4所述的制备方法,其特征在于,步骤S9中的源漏金属为NiGeAuGeNiAu金属系统。8.根据权利要求4所述的制备方法,其特征在于,步骤S10的栅槽腐蚀采用湿法腐蚀帽层的方法腐蚀。9.根据权利要求4所述的制备方法,其特征在于,步骤SI1的栅介质采用ALD沉积系统生长。10.根据权利要求4所述的制备方法,其特征在于,步骤S12的栅金属采用PMMAMMAPMMA胶两次电子束曝光一次显影方法制备。

百度查询: 中国科学院微电子研究所 InP基MOSHEMT结构及其制备方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。