买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
申请/专利权人:讯喆微电子(合肥)有限公司
摘要:本发明提供了一种基于FPGA的TimingFormatter,属于集成电路测试领域,包括,上位机将SymbolData或VectorData写入到下位机的存储器中,同时向TimesetTable和FormatsetTable写对应的参数;向下位机发送命令启动TimingFormatter;下位机解析所述VectorData,将解析出的Index提取对应的time和format参数;SymbolGeneratorController根据矢量中的驱动数据和时序参数计算出边沿翻转控制信号和边沿的位置信息;SymbolGenerator产生翻转触发信号;SymbolCombiner将翻转触发信号合成为要求的Symbol信号或者Wave信号并输出。本发明提供的基于FPGA的TimingFormatter实现方式简单,通俗易懂,可移植性强,占用FPGA的逻辑资源少,可扩展性强。
主权项:1.一种基于FPGA的TimingFormatter,其特征在于,其执行过程包括:上位机将SymbolData或VectorData写入到下位机的存储器中,同时向TimesetTable和FormatsetTable写对应的参数;向下位机发送命令启动TimingFormatter;下位机解析所述VectorData,将解析出的Index提取对应的time和format参数;SymbolGeneratorController根据Vector中的驱动数据和时序参数计算出边沿翻转控制信号和边沿的位置信息;SymbolGenerator产生翻转触发信号;SymbolCombiner将翻转触发信号合成为要求的Symbol信号或者Wave信号并输出。
全文数据:
权利要求:
百度查询: 讯喆微电子(合肥)有限公司 一种基于FPGA的Timing Formatter
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。