首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种基于FPGA的OFDR快速解调系统及方法 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:深圳大学

摘要:本发明公开了一种基于FPGA的OFDR快速解调系统及方法,基于所述FPGA芯片和DDR芯片构建了一个多通道高速并行的数据缓存及数据处理装置,人为的将所述DDR芯片的缓存空间划分为四个缓存区块,并以此构建了四条数据通道,所述FPGA芯片通过四条数据通道将波长漂移解调过程中产生的各类数据分别写入到不同的缓存区块中进行缓存,并从不同的缓存区块中读取各类数据进行相应的数据处理,四条数据通道可同时工作以在波长漂移解调的不同算法阶段中进行数据缓存和数据处理,互不影响,极大地波长漂移解调的数据处理速度。

主权项:1.一种基于FPGA的OFDR快速解调系统,其特征在于,所述FPGA电路板包括FPGA芯片和DDR芯片,所述DDR芯片包括第一缓存区块、第二缓存区块、第三缓存区块和第四缓存区块,所述FPGA芯片和DDR芯片之间构建有并行设置的第一数据通道、第二数据通道、第三数据通道和第四数据通道;所述FPGA芯片通过所述第一数据通道的写通道将参考信号和测量信号的时域数据写入到所述DDR芯片的第一缓存区块中;所述FPGA芯片通过所述第一数据通道的读通道从所述DDR芯片的第一缓存区块中读取所述参考信号和测量信号的时域数据,然后对所述参考信号和测量信号的时域数据进行列FFT处理并乘以旋转因子后,通过所述第二数据通道的写通道将所述参考信号和测量信号的乘积数据写入到所述DDR芯片的第二缓存区块中;所述FPGA芯片通过所述第二数据通道的读通道从所述DDR芯片的第二缓存区块中读取所述参考信号和测量信号的乘积数据,然后对所述参考信号和测量信号的乘积数据进行行FFT处理后,将所述参考信号和测量信号的距离域数据通过所述第三数据通道和第四数据通道的写通道分别写入到所述DDR芯片的第三缓存区块和第四缓存区块中;所述FPGA芯片通过所述第三数据通道和第四数据通道的读通道从所述DDR芯片的第三缓存区块和第四缓存区块中分别读取所述参考信号和测量信号的距离域数据,然后对所述参考信号和测量信号的距离域数据进行波长漂移解调,以得到目标传感量。

全文数据:

权利要求:

百度查询: 深圳大学 一种基于FPGA的OFDR快速解调系统及方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。