Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

面向8.1Gbps eDP高速显示接口接收端时钟数据恢复关键电路系统 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:东南大学

摘要:本发明公开了一种面向8.1GbpseDP高速显示接口接收端时钟数据恢复关键电路系统,属于高速通信领域,通过采样同步模块将8.1Gbps的输入信号同步为并行数据。之后鉴相器和多数表决器对并行数据和采样时钟进行相位比较,产生相位误差信号。相位误差信号再通过数字滤波器和数据整形器滤除高频噪声抖动,最终在相位累积器中形成相位调整信号。相位调整信号传输至相位插值模块,调整采样时钟相位,实现系统闭环。本发明的系统结构中,鉴相器结构简单,具有较低的功耗和面积,同时数据整形器可提高数据精度,有效抑制系统震荡,增加系统的鲁棒性。

主权项:1.一种面向8.1GbpseDP高速显示接口接收端时钟数据恢复关键电路系统,其特征在于,包括:采样同步模块,所述采样同步模块的输入端与输入串行信号相连,用于将8.1Gbps的输入信号同步为并行数据;鉴相器,所述鉴相器的输入端与所述采样同步模块的输出端相连,用于根据所述并行数据来判决采样时钟和数据位之间的相位关系,并根据相位关系输出调整采样时钟相位的多个超前和滞后信号;多数表决器,所述多数表决器的输入端与所述鉴相器的输出端相连,用于对所述鉴相器产生的多个超前和滞后信号样本进行判决,输出相位误差信号;数字滤波器,所述数字滤波器的输入端与所述多数表决器的输出端相连,用于对所述多数表决器输出的相位误差信号进行比例和积分运算,通过比例路径数据和积分路径数据最终相加得到所述数字滤波器的输出数据;数据整形器,所述数据整形器的输入端与所述数字滤波器的输出端相连,用于压缩所述数字滤波器的输出数据,减小输出数据数值的跳变幅度,将幅值信息转换为占空比信息,通过高通滤波器整形量化噪声,滤除低频部分;相位累积器,所述相位累积器的输入端与所述数据整形器的输出端相连,输出端与相位插值模块的输入端相连,用于根据数据整形器的输出数据,记录相位调整后的信息,并根据所述相位插值模块的精度,输出相应数据位宽的相位调整信号;所述相位插值模块,所述相位插值模块的输出端与所述采样同步模块的另一输入端相连,用于根据所述相位调整信号,调整所述采样同步模块采样时钟的相位;校验模块,所述校验模块的输入端与所述采样同步模块的另一个输出端相连,输出端输出检验信号和输出数据,用于对所述采样同步模块输出数据的校验,确定系统是否自适应收敛,并根据所述检验信号验证误码率指标。

全文数据:

权利要求:

百度查询: 东南大学 面向8.1Gbps eDP高速显示接口接收端时钟数据恢复关键电路系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。