Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

显示面板 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:三星显示有限公司

摘要:本发明涉及一种显示面板。该显示面板包括:基底基板,在该基底基板中限定有源区域和与有源区域相邻的外围区域,布置在有源区域中的像素,布置在有源区域中并且连接到像素的第一线,布置在外围区域中并且在平面图中与第一线隔开的第二线,将第一线电连接到第二线并且布置在与第一线和第二线中的每一条被布置的层不同的层上的连结图案;以及布置在第一线与连结图案之间以及第二线与连结图案之间的无机层。连结图案通过形成在无机层中的接触孔连接到第一线和第二线。

主权项:1.一种显示面板,包括:基底基板,在所述基底基板中限定有源区域和与所述有源区域相邻的外围区域;布置在所述有源区域中的像素;布置在所述有源区域中并且连接到所述像素的第一线;布置在所述外围区域中并且在平面图中与所述第一线隔开的第二线;布置在所述有源区域中以与所述第一线相交并且连接到所述像素的第三线;布置在与所述第一线和所述第二线中的每一条被布置的层不同的层上的连结图案,所述连结图案将所述第一线电连接到所述第二线;布置在所述第一线与所述连结图案之间以及所述第二线与所述连结图案之间的无机层;以及布置在所述外围区域中的负载匹配图案,其中,在平面图中所述第二线与所述负载匹配图案重叠,其中,所述负载匹配图案接收电力电压,其中,所述第三线电连接到所述负载匹配图案,并且其中,所述连结图案贯穿所述无机层而连接到所述第一线和所述第二线。

全文数据:显示面板相关申请的交叉引用本申请要求2017年11月17日提交的韩国专利申请第10-2017-0154261号的优先权以及所有权益,该韩国专利申请的全部内容通过引用并入本文。技术领域本发明构思的实施例涉及一种显示面板和制造该显示面板的方法,并且更具体地,涉及具有改善的可靠性的显示面板和制造该显示面板的方法。背景技术显示面板可以包括使用电信号来显示图像的有源区域。近来,需要具有各种形状的显示面板。例如,需要大尺寸和或不对称形状的显示面板。因此,用于将电信号传输到有源区域的导线的长度可以增加,并且布置在不同区域中的导线可以具有不同的长度和或不同的形状。显示面板的有源区域的形状和尺寸可以通过各种线路设计而进行各种改变。发明内容本发明构思的实施例可以提供一种能够在形状为各种各样的有源区域中实现均匀图像质量的显示面板。本发明构思的实施例还可以提供一种制造能够改善可靠性的显示面板的方法。在本发明构思的一个方面中,一种显示面板包括:基底基板,在基底基板中限定有源区域和与有源区域相邻的外围区域,布置在有源区域中的像素,布置在有源区域中并且连接到像素的第一线,布置在外围区域中并且在平面图中与第一线隔开的第二线,将第一线电连接到第二线并且布置在与第一线和第二线中的每一条被布置的层不同的层上的连结图案;以及布置在第一线与连结图案之间以及第二线与连结图案之间的无机层。连结图案可以贯穿无机层而连接到第一线和第二线。在实施例中,像素可以包括薄膜晶体管和连接到薄膜晶体管的有机发光元件,并且无机层可以被布置在薄膜晶体管与有机发光元件之间。在实施例中,显示面板可以进一步包括:布置在第一线与连结图案之间并且与第一线接触的第一导电图案;以及布置在第二线与连结图案之间并且与第二线接触的第二导电图案。连结图案可以通过接触孔连接到第一导电图案和第二导电图案,接触孔被限定在无机层中以分别暴露第一导电图案和第二导电图案。在实施例中,薄膜晶体管可以包括:半导体图案,在平面图中与半导体图案重叠的控制电极,以及分别连接到半导体图案的部分并且彼此隔开的输入电极和输出电极,控制电极置于输入电极与输出电极之间。第一导电图案和第二导电图案与输入电极和输出电极可以被布置在同一层上。在实施例中,显示面板可以进一步包括布置在外围区域中的负载匹配图案。在平面图中第二线可以与负载匹配图案重叠。在实施例中,第一线可以向像素提供栅电压。在实施例中,负载匹配图案可以接收电力电压。在实施例中,显示面板可以进一步包括:布置在有源区域中以与第一线相交并且连接到像素的第三线。第三线可以电连接到负载匹配图案。在实施例中,无机层可以覆盖第三线,并且第三线和负载匹配图案可以构成单体形状。在实施例中,显示面板可以进一步包括布置在无机层上的负载匹配连结图案。在平面图中第三线可以与负载匹配图案隔开,并且负载匹配连结图案可以贯穿无机层而电连接负载匹配图案和第三线。在实施例中,第二线可以与负载匹配图案形成电场。在实施例中,显示面板可以进一步包括布置在无机层上的有机层。连结图案可以贯穿无机层和有机层中的每一个而电连接第一线和第二线。在实施例中,有源区域可以包括彼此面对的多个凸出区域,多个凸出区域之间插入有缺口。像素、第一线和第二线中的每一个可以被提供为多个,并且第二线可以电连接到第一线,第一线连接到布置在凸出区域中的像素。在实施例中,连结图案可以在一个方向上延伸,并且第一线和第二线可以在该一个方向上彼此隔开。在本发明构思的另一方面中,一种制造显示面板的方法包括:在基底基板上形成在一个方向上延伸的第一线,形成覆盖第一线的第一绝缘层,形成在平面图中与第一线隔开的第二线,形成与第一线相交的第三线,形成覆盖第三线并且包括无机材料的第二绝缘层,形成覆盖第二绝缘层并且包括有机材料的第三绝缘层,以及形成贯穿第三绝缘层而连接第一线和第二线的连结图案。在实施例中,可以使用沉积工艺形成第二绝缘层。在实施例中,该方法可以进一步包括:在基底基板上形成薄膜晶体管。第二绝缘层可以在形成薄膜晶体管之后被形成。在实施例中,该方法可以进一步包括:形成分别与第一线和第二线重叠的多个连接图案。薄膜晶体管可以包括半导体图案、控制电极以及连接到半导体图案并且被第二绝缘层覆盖的输入电极和输出电极。连接图案与输入电极和输出电极可以同时被形成。在实施例中,该方法可以进一步包括:形成负载匹配图案,负载匹配图案在平面图中与第一线隔开并且在平面图中与第二线重叠,并且负载匹配图案可以与第三线同时被形成。在实施例中,该方法可以进一步包括:形成负载匹配图案,负载匹配图案在平面图中与第一线隔开并且在平面图中与第二线重叠,并且负载匹配图案可以与连结图案同时被形成。附图说明本发明构思的上述和其他方面和特征将通过参考附图进一步详细地描述其示例性实施例而变得更加明显,其中:图1是图示根据本发明构思的实施例的显示设备的分解透视图;图2是示意性地图示图1的像素的等效电路图;图3是图示根据本发明构思的实施例的显示面板的一部分的示意性平面图;图4是与图3的一部分对应的截面图;图5A是图示根据本发明构思的实施例的显示面板的一部分的平面图;图5B是沿图5A的线I-I'截取的截面图;图6A和图6B是图示根据本发明构思的实施例的显示面板的一些部件的平面图;图7是图示根据本发明构思的实施例的显示面板的一部分的截面图;并且图8A、图8B、图8C、图8D、图8E、图8F和图8G是图示根据本发明构思的实施例的制造显示面板的方法的截面图。具体实施方式在下文中,将参考附图详细地描述本发明构思的实施例。图1是图示根据本发明构思的实施例的显示设备的分解透视图。图2是示意性地图示图1的像素的等效电路图。在下文中,将参考图1和图2描述根据本发明构思的实施例的显示面板。如图1中所图示,显示设备DA可以包括显示面板DP、外部模块MD、外壳HM和窗口WM。外部模块MD可以包括多个模块MD1、MD2和MD3。显示面板DP可以包括使用电信号来显示图像的有源区域AA和与有源区域AA相邻的外围区域NAA。显示面板DP可以包括多个像素PX。像素PX可以被设置在有源区域AA中。为了易于和方便描述的目的,图2中图示了一个像素PX的等效电路。如图2中所图示,像素PX可以连接到栅线GL、数据线DL和电力线VL。像素PX可以包括第一薄膜晶体管TR1、第二薄膜晶体管TR2、电容器CAP和有机发光元件ED。第一薄膜晶体管TR1可以被从栅线GL提供的栅电压导通截止,并且可以接收从数据线DL提供的数据电压。第一薄膜晶体管TR1可以用作像素PX的开关元件。第二薄膜晶体管TR2可以被从第一薄膜晶体管TR1提供的电压导通截止,并且可以将存储在电容器CAP中的电压传输到有机发光元件ED。第二薄膜晶体管TR2可以响应于存储在电容器CAP中的电压而控制流过有机发光元件ED的驱动电流。第二薄膜晶体管TR2可以用作像素PX的驱动元件。电容器CAP可以连接在第一薄膜晶体管TR1的栅极与电力线VL之间。电容器CAP可以存储与从第一薄膜晶体管TR1提供的电压与从电力线VL提供的第一电源电压之间的电位差对应的电压。当第二薄膜晶体管TR2被导通时,电容器CAP可以通过第二薄膜晶体管TR2向有机发光元件ED提供存储的电压。有机发光元件ED可以通过以与第二电源电压ELVSS与从第二薄膜晶体管TR2提供的电压之间的差对应的电压激发发光材料来产生光。由一个像素PX发射的光可以是从一个有机发光元件ED发射的光。再次参考图1,显示面板DP可以包括至少一个缺口NT。换句话说,在平面图中,显示面板DP可以包括四个侧面,并且在平面图中,缺口NT可以是从各侧面中的一个侧面朝向显示面板DP的中心凹陷的部分。缺口NT可以包括第一侧表面NT_L、第二侧表面NT_R和第三侧表面NT_M。第一侧表面NT_L和第二侧表面NT_R中的每一个可以在第二方向DR2上延伸并且可以垂直于第一方向DR1。第一侧表面NT_L和第二侧表面NT_R可以是在第一方向DR1上彼此面对的表面。缺口NT可以在第二方向DR2上形成第一侧表面NT_L和或第二侧表面NT_R,并且可以被限定为朝向显示面板DP的内部凹陷。第三侧表面NT_M可以在第一方向DR1上延伸,并且可以垂直于第二方向DR2。第三侧表面NT_M可以是连接第一侧表面NT_L和第二侧表面NT_R的表面。有源区域AA可以具有与缺口NT对应的凹陷部分。有源区域AA可以具有一形状,在该形状中,一个侧面的一部分在平面图中朝向显示面板DP的中心凹陷。在本实施例中,有源区域AA可以包括在第一方向DR1上彼此面对的多个凸出区域PA,多个凸出区域PA之间插入有缺口NT。在图1中,凸出区域PA被虚线交替的长划线和短划线划分。像素PX可以被布置在有源区域AA的整个区域中,并且因此也可以被布置在凸出区域PA中。这将在后面更详细地进行描述。外部模块MD可以包括声音模块MD1、光学模块MD2和电力模块MD3。声音模块MD1可以包括声音输出模块和或声音输入模块,声音输出模块将电信号转换为声音信号并输出转换的声音信号,声音输入模块接收外部声音信号并将接收的声音信号转换为电信号。光学模块MD2可以包括光接收模块、光发射模块和相机模块中的至少一个,光接收模块接收外部光学信号例如,红外光并将接收的光学信号转换为电信号,光发射模块接收电信号并输出与电信号对应的光学信号例如,红外光或可见光,相机模块获取外部对象的图像。电力模块MD3可以供应显示设备DA的整体操作所需的电力。声音模块MD1、光学模块MD2和显示面板DP可以被供应来自电力模块MD3的电力。电力模块MD3可以包括通用电池模块。在本实施例中,外部模块MD的各模块中的至少一个模块可以被组装成与由缺口NT限定的凹陷区域重叠。例如,声音模块MD1和光学模块MD2可以被布置成与由缺口NT限定的凹陷区域重叠。由于根据本发明构思的实施例的显示面板DP包括缺口NT,因此外壳HM可以稳定容纳外部模块MD和显示面板DP,而不增加外壳HM的尺寸。因此,显示设备DA可以具有窄边框区域。另一方面,即使附图中未示出,外部模块MD也可以进一步包括固定显示设备DA的部件例如,显示面板DP、声音模块MD1、光学模块MD2、电力模块MD3等的支架、保护显示设备DA的部件的壳体以及电连接到显示设备DA的部件的电子模块。在另一实施例中,声音模块MD1、光学模块MD2和电力模块MD3中的至少一个可以被省略。外壳HM可以提供预定的内部空间。显示面板DP和外部模块MD可以被容纳在内部空间中。如上所述,由于外部模块MD的一部分被提供在显示面板DP的缺口NT中,因此可以最小化或防止外壳HM的面积的增加。窗口WM可以被布置在显示面板DP上。窗口WM可以保护显示面板DP。窗口WM可以耦接到外壳HM以形成内部空间。窗口WM和外壳HM可以形成显示设备DA的外部。当在平面图中观察时,窗口WM可以被划分成透射区域TA和边框区域BA。透射区域TA可以透射入射到透射区域TA的光的大部分。透射区域TA可以具有光学透明性。透射区域TA可以具有大约90%或更高的透光率。边框区域BA可以阻挡入射到边框区域BA的光的大部分。边框区域BA可以防止布置在窗口WM之下的部件被用户感知。另外,边框区域BA可以减少从显示设备DA的外部入射的光的反射。边框区域BA可以与透射区域TA相邻。在平面图中的透射区域TA的形状可以由边框区域BA限定。在本实施例中,透射区域TA可以至少覆盖显示面板DP的有源区域AA。边框区域BA可以覆盖显示面板DP的外围区域NAA。同时,在本实施例中,透射区域TA可以形成为与由缺口NT限定的凹陷区域重叠。因此,布置在凹陷区域中的模块MD1和MD2可以被用户感知。另外,凸出区域PA也可以通过透射区域TA被用户感知。因此,通过透射区域TA可以容易地向用户提供显示在凸出区域PA中的图像。然而,本发明构思的实施例不限于此。在另一实施例中,透射区域TA可以具有与有源区域AA对应的形状,并且凹陷区域可以被边框区域BA覆盖。在此情形下,布置在凹陷区域中的模块MD1和MD2可以不被用户感知。窗口WM可以具有能够覆盖显示面板DP和由缺口NT限定的凹陷区域的尺寸。因此,窗口WM可以稳定地保护显示面板DP和布置在凹陷区域中的一些模块。由于根据本发明构思的实施例的显示面板DP进一步包括缺口NT,因此外部模块MD的一部分与显示面板DP可以被布置在同一层上或同一水平面处。因此,显示设备DA可以包括各种模块而不增加内部空间和或边框区域BA,并且因此可以向用户提供各种其他功能以及图像的显示功能。图3是图示根据本发明构思的实施例的显示面板的一部分的示意性平面图。图4是与图3的一部分对应的截面图。图3图示了缺口NT和凹陷区域HA被限定在其中的区域的平面图。图4图示了包括图3的一个像素PX的外围区域NAA和有源区域AA的截面图。在下文中,将参考图3和图4描述根据本发明构思的实施例的显示面板。如图3和图4中所图示,有源区域AA可以具有围绕凹陷区域HA并且一个侧面沿缺口NT凹陷的形状。像素PX可以以矩阵形式被设置在有源区域AA中。显示面板DP可以包括基底基板100、像素PX和多个绝缘层。基底基板100可以具有绝缘特性。例如,基底基板100可以是硅基板、塑料基板、玻璃基板、绝缘膜或包括多个绝缘层的堆叠结构。图4图示了像素PX的部件的第一薄膜晶体管TR1、第二薄膜晶体管TR2和有机发光元件ED。第一薄膜晶体管TR1可以包括第一控制电极CE1、第一半导体图案AC1、第一输入电极IE1和第一输出电极OE1。在本实施例中,第一半导体图案AC1可以被布置在第一控制电极CE1上。另外,第一输入电极IE1和第一输出电极OE1可以被直接布置在第一半导体图案AC1的上表面上。因此,第一输入电极IE1和第一输出电极OE1可以连接到第一半导体图案AC1而没有附加接触孔。然而,这是作为示例说明的。在根据另一实施例的第一薄膜晶体管TR1中,第一控制电极CE1可以被布置在第一半导体图案AC1上,并且第一输入电极IE1和第一输出电极OE1可以通过接触孔连接到第一半导体图案AC1。可替代地,第一输入电极IE1和第一输出电极OE1可以被布置在第一半导体图案AC1之下。根据本发明构思的第一薄膜晶体管TR1可以具有各种结构中的任意一种结构,并且可以不限于特定实施例。第二薄膜晶体管TR2可以包括第二控制电极CE2、第二半导体图案AC2、第二输入电极IE2和第二输出电极OE2。在本实施例中,第二半导体图案AC2可以被布置在第二控制电极CE2之下。第二输入电极IE2和第二输出电极OE2可以分别通过形成在各绝缘层中的至少一个绝缘层中的接触孔连接到第二半导体图案AC2的部分。然而,这是作为示例说明的。在根据另一实施例的第二薄膜晶体管TR2中,第二控制电极CE2可以被布置在第二半导体图案AC2之下,并且第二输入电极IE2和第二输出电极OE2可以被直接布置在第二半导体图案AC2上。根据本发明构思的第二薄膜晶体管TR2可以具有各种结构中的任意一种结构,并且可以不限于特定实施例。在本实施例中,第一半导体图案AC1可以包括氧化物半导体。因此,可以抑制第一薄膜晶体管TR1中漏电流的发生,以改善第一薄膜晶体管TR1的开关特性。在本实施例中,第二半导体图案AC2可以包括多晶半导体。多晶半导体可以改善第二半导体图案AC2的迁移率特性。因此,第二薄膜晶体管TR2可以通过低驱动电压容易地驱动。在根据本发明构思的实施例的显示面板DP中,一个像素PX可以包括由彼此不同的材料形成的第一薄膜晶体管TR1和第二薄膜晶体管TR2。因此,第一薄膜晶体管TR1和第二薄膜晶体管TR2中的每一个可以用于在像素PX的设计期间促进适当的功能。结果是,可以实现具有改善的开关特性和低功耗的显示面板DP。第一薄膜晶体管TR1和第二薄膜晶体管TR2中的每一个的部件可以被布置在由绝缘层隔开的层上。例如,如图4中所图示,第一绝缘层210可以被布置在基底基板100与第二半导体图案AC2之间。第二半导体图案AC2可以被布置在第一绝缘层210上。第一绝缘层210可以是向第二半导体图案AC2提供修改的表面的缓冲层。第二半导体图案AC2与第一绝缘层210之间的粘合强度可以大于第二半导体图案AC2与基底基板100之间的粘合强度,并且因此第二半导体图案AC2可以稳定地形成在第一绝缘层210上。可替代地,第一绝缘层210可以是保护第二半导体图案AC2的底部表面的阻挡层。由于第一绝缘层210防止第二半导体图案AC2与基底基板100直接接触,因此第一绝缘层210可以阻挡污染物或湿气从基底基板100渗透到第二半导体图案AC2或透过基底基板100到第二半导体图案AC2。在一个实施例中,第一绝缘层210可以是防止外部光通过基底基板100被提供到第二半导体图案AC2的屏蔽层。在此情形下,第一绝缘层210可以进一步包括遮光材料。第二绝缘层220可以被布置在第二控制电极CE2与第二半导体图案AC2之间。第二绝缘层220可以是第二薄膜晶体管TR2的栅绝缘层。第二控制电极CE2可以被布置在第二绝缘层220上。第二绝缘层220可以包括有机层和或无机层。第二绝缘层220可以是单层或包括多个堆叠层的多层。然而,第二绝缘层220不限于特定实施例。第三绝缘层230可以被布置在第二控制电极CE2与第一控制电极CE1之间。第一控制电极CE1可以被布置在第三绝缘层230上。第三绝缘层230可以向第一控制电极CE1提供平坦表面。第三绝缘层230可以包括无机层和或有机层。第四绝缘层240可以被布置在第一控制电极CE1与第一半导体图案AC1之间。第四绝缘层240可以是第一薄膜晶体管TR1的栅绝缘层。第一半导体图案AC1可以被布置在第四绝缘层240上。第五绝缘层250可以被布置在第四绝缘层240上,以覆盖第一输入电极IE1、第一输出电极OE1、第一半导体图案AC1、第二输入电极IE2和第二输出电极OE2。在本实施例中,第五绝缘层250可以是覆盖第一薄膜晶体管TR1和第二薄膜晶体管TR2的钝化层。第五绝缘层250可以包括无机层。第五绝缘层250可以通过沉积无机材料形成。这将在后面更详细地进行描述。如上所述,第一输入电极IE1和第一输出电极OE1与第一半导体图案AC1可以被布置在同一层即,第四绝缘层240上,并且因此可以直接连接到第一半导体图案AC1。第二输入电极IE2和第二输出电极OE2可以被布置在与第二半导体图案AC2被布置在其上的层不同的第四绝缘层240上。因此,第二输入电极IE2和第二输出电极OE2可以通过形成在第二绝缘层220、第三绝缘层230和第四绝缘层240中的接触孔连接到第二半导体图案AC2。第六绝缘层260可以被布置在第五绝缘层250上。第六绝缘层260可以是提供平坦上表面的平坦化层。第六绝缘层260可以包括有机层,或者可以具有包括有机层和无机层的堆叠结构。第七绝缘层270可以被布置在第六绝缘层260上。第七绝缘层270可以包括有机层,或者可以具有包括有机层和无机层的堆叠结构。第七绝缘层270可以是提供平坦上表面的平坦化层。第七绝缘层270可以是有机发光元件ED被布置在其上的层。有机发光元件ED的第一电极E1可以被布置在第七绝缘层270上。第一电极E1可以连接到连接图案CN,连接图案CN通过形成在第五绝缘层250和第六绝缘层260中的接触孔连接到第二薄膜晶体管TR2。第一电极E1可以通过形成在第七绝缘层270中的接触孔连接到连接图案CN。连接图案CN连接第一电极E1和第二输出电极OE2。连接图案CN可以被布置在第六绝缘层260上。由于根据实施例的显示面板DP进一步包括连接图案CN,因此有机发光元件ED可以通过形成在第七绝缘层270中的接触孔容易地连接到第二薄膜晶体管TR2。第八绝缘层280可以被布置在第七绝缘层270上。开口OP可以被限定在第八绝缘层280中。开口OP可以形成为与第一电极E1重叠,并且可以暴露第一电极E1的至少一部分。有机发光元件ED的发射图案EL可以被布置在开口OP中。发射图案EL可以被布置在开口OP中的第一电极E1上。发射图案EL可以包括发光材料。当电信号被施加到发光材料时,发光材料可以被激发以产生预定颜色的光。发射图案EL可以包括有机材料或无机材料。有机发光元件ED的第二电极E2可以被布置在第八绝缘层280上。第二电极E2可以具有覆盖第八绝缘层280和开口OP的单体形状。然而,这是作为示例说明的。在另一实施例中,第二电极E2可以具有与第一电极E1对应的形状。第二电极E2的形状不限于一个实施例。同时,即使附图中未示出,有机发光元件ED也可以进一步包括布置在发射图案EL与第一电极E1之间或者在发射图案EL与第二电极E2之间的至少一个有机层。有机层可以控制第一电极E1与发射图案EL之间或第二电极E2与发射图案EL之间的电荷移动,以控制有机发光元件ED的发光效率。再次参考图3,根据本发明构思的显示面板DP可以进一步包括负载匹配图案LM、匹配线WL和连结图案BR。负载匹配图案LM、匹配线WL和连结图案BR可以被布置在外围区域NAA中。负载匹配图案LM可以包括导电材料。负载匹配图案LM可以被布置在外围区域NAA中,以便在平面图中与像素PX隔开。负载匹配图案LM可以是单个导电图案。可替代地,即使附图中未示出,负载匹配图案LM也可以包括布置在单个层上的多个导电图案。负载匹配图案LM可以连接到布置在有源区域AA中的电力线VL。负载匹配图案LM和电力线VL可以被提供有相同的电压。换句话说,负载匹配图案LM可以接收电力电压。这将在后面更详细地进行描述。匹配线WL可以被提供成与布置在凸出区域PA中的像素PX的各行中的每一行对应。匹配线WL可以被提供为多条,并且匹配线WL可以分别与连接到布置在凸出区域PA中的像素PX的栅线GL对应。匹配线WL可以被布置在与负载匹配图案LM被布置在其上的层不同的层上。当在平面图中观察时,匹配线WL可以延伸以与负载匹配图案LM重叠。即使附图中未示出,匹配线WL也可以在第一方向DR1上延伸,以在负载匹配图案LM被布置在其中的区域中与负载匹配图案LM相交。负载匹配图案LM可以在负载匹配图案LM与匹配线WL重叠的区域中与匹配线WL形成预定电场。这将在后面更详细地进行描述。连结图案BR可以将一条匹配线WL连接到一条栅线GL。连结图案BR可以将布置在凸出区域PA中的栅线GL中的每一条连接到匹配线WL中的对应的一条。连结图案BR可以被布置在与栅线GL和匹配线WL被布置在其上的层不同的层上。参考图4,连结图案BR可以被布置在第六绝缘层260上,以将布置在第二绝缘层220上的栅线的焊盘GL_P电连接到布置在第三绝缘层230上的匹配线的焊盘WL_P。栅线的焊盘GL_P可以是被限定在栅线GL的一端处的栅线GL的延伸部分。因此,栅线的焊盘GL_P可以被布置在栅线GL被布置在其上的第二绝缘层220上。栅线的焊盘GL_P可以具有相对宽的区域,以容易地将连结图案BR连接到栅线的焊盘GL_P。匹配线的焊盘WL_P可以是被限定在匹配线WL的一端处的匹配线WL的延伸部分。因此,匹配线的焊盘WL_P与匹配线WL可以被布置在同一层上。在本实施例中,匹配线WL和匹配线的焊盘WL_P与第一控制电极CE1可以被布置在同一层上。连结图案BR可以被布置在与栅线GL和匹配线WL中的每一条被布置在其上的层不同的层上。连结图案BR可以通过接触孔连接栅线GL和匹配线WL。换句话说,连结图案BR可以电连接外围区域NAA和有源区域AA。在根据本实施例的显示面板DP中,连结图案BR可以被布置在至少第五绝缘层250上。因此,连结图案BR可以在形成第五绝缘层250的工艺之后被形成。结果是,可以防止形成第五绝缘层250的工艺影响连结图案BR。这将在后面更详细地进行描述。另一方面,显示面板DP可以进一步包括第一连接图案CN1和第二连接图案CN2。第一连接图案CN1和第二连接图案CN2与第一输入电极IE1、第一输出电极OE1、第二输入电极IE2和第二输出电极OE2可以被布置在同一层上。换句话说,第一连接图案CN1和第二连接图案CN2中的每一个可以被布置在第四绝缘层240与第五绝缘层250之间,并且可以被第五绝缘层250暴露。第一连接图案CN1可以贯穿第四绝缘层240和第三绝缘层230而连接到栅线的焊盘GL_P。第一连接图案CN1可以通过形成在第四绝缘层240和第三绝缘层230中的接触孔连接到栅线的焊盘GL_P。第二连接图案CN2可以贯穿第四绝缘层240而连接到匹配线的焊盘WL_P。第二连接图案CN2可以通过形成在第四绝缘层240中的接触孔连接到匹配线的焊盘WL_P。连结图案BR可以通过第一连接图案CN1和第二连接图案CN2连接到栅线GL和匹配线WL,并且因此可以改善栅线GL与匹配线WL之间的电连接的稳定性。图5A是图示根据本发明构思的实施例的显示面板的一部分的平面图。图5B是沿图5A的线I-I'截取的截面图。图5A和图5B是图示图3的连结图案BR被布置在其中的区域的放大图。图5B可以与图4中所图示的连结图案BR的截面图基本对应。在下文中,将参考图5A和图5B描述根据本发明构思的实施例的显示面板DP。在本实施例中,与参考图1至图4描述的相同的部件将由相同的附图标记或指示符指示,并且为了易于和方便描述以及说明的目的,它们的描述将被省略。如图5A和图5B中所图示,连结图案BR可以连接彼此隔开的多条线。连结图案BR可以将布置在有源区域AA参见图3中的第一线GL电连接到布置在外围区域NAA参见图3中的第二线WL。在本实施例中,第一线GL可以与栅线GL对应,并且第二线WL可以与匹配线WL对应。换句话说,连结图案BR电连接栅线GL和匹配线WL。当在平面图中观察时,连结图案BR可以被布置成与栅线GL的一部分和匹配线WL的一部分重叠。栅线GL可以包括线部分GL_W和焊盘GL_P。栅线的线部分GL_W和栅线的焊盘GL_P可以彼此连接以构成具有单体形状的栅线GL。栅线的焊盘GL_P的宽度可以大于栅线的线部分GL_W的宽度。当在平面图中观察时,第一连接图案CN1可以被布置成与栅线的焊盘GL_P和连结图案BR重叠。当在截面图中观察时,第一连接图案CN1可以被布置在栅线的焊盘GL_P与连结图案BR之间。连结图案BR可以通过第一接触孔CH1连接到栅线GL。第一接触孔CH1可以穿过第三绝缘层230、第四绝缘层240、第五绝缘层250和第六绝缘层260而形成。栅线的焊盘GL_P、第一连接图案CN1和连结图案BR可以在第一接触孔CH1中彼此连接。匹配线WL可以包括线部分WL_W和焊盘WL_P。匹配线的线部分WL_W和匹配线的焊盘WL_P可以彼此连接以构成具有单体形状的匹配线WL。匹配线的焊盘WL_P的宽度可以大于匹配线的线部分WL_W的宽度。当在平面图中观察时,第二连接图案CN2可以被布置成与匹配线的焊盘WL_P和连结图案BR重叠。当在截面图中观察时,第二连接图案CN2可以被布置在匹配线的焊盘WL_P与连结图案BR之间。连结图案BR可以通过第二接触孔CH2连接到匹配线WL。第二接触孔CH2可以穿过第四绝缘层240、第五绝缘层250和第六绝缘层260而形成。匹配线的焊盘WL_P、第二连接图案CN2和连结图案BR可以在第二接触孔CH2中彼此连接。在根据本实施例的显示面板DP中,与布置在有源区域AA中的线对应的栅线GL可以通过布置在第五绝缘层250上的连结图案BR连接到与布置在外围区域NAA中的线对应的匹配线WL。根据本发明构思的第五绝缘层250通过沉积工艺形成。由于连结图案BR在形成第五绝缘层250之后被形成,因此在形成第五绝缘层250的工艺中,有源区域AA可以与外围区域NAA电绝缘。因此,即使在第五绝缘层250的沉积工艺中在外围区域NAA处产生静电,也可以防止静电转移到有源区域AA,因为有源区域AA没有电连接到外围区域NAA。根据本发明构思,由于栅线GL通过形成在第五绝缘层250上的连结图案BR连接到匹配线WL,因此可以通过连结图案BR阻止有源区域AA上的第五绝缘层250的形成工艺的影响。结果是,可以改善显示面板DP的制造工艺的可靠性。图6A和图6B是图示根据本发明构思的实施例的显示面板的一些部件的平面图。图6A图示了图3的负载匹配图案LM,并且图6B图示了根据本发明构思的另一实施例的负载匹配图案LM。在下文中,将参考图6A和图6B描述根据本发明构思的实施例的显示面板。如图6A中所图示,负载匹配图案LM和电力线VL可以彼此连接以构成单体形状。负载匹配图案LM和电力线VL可以被布置在同一层上。当在平面图中观察时,负载匹配图案LM可以与匹配线WL重叠。在本实施例中,为了易于和方便描述以及说明的目的,用虚线图示匹配线WL。在本实施例中,负载匹配图案LM和电力线VL可以被提供有相同的电压。负载匹配图案LM可以与匹配线WL形成电场。根据实施例的显示面板可以通过形成在负载匹配图案LM与匹配线WL之间的电场来延迟向连接到匹配线WL的栅线GL参见图3提供的栅信号的响应。结果是,在包括凸出区域PA的有源区域AA的整个区域中可以实现基本均匀的响应速度,并且因此可以实现显示均匀亮度的图像的显示面板。然而,这是作为示例描述的。在另一实施例中,负载匹配图案LM可以接收延迟有源区域AA中的栅信号的响应的电压例如,数据信号。本发明构思不限于一个实施例。另一方面,即使附图中未示出,负载匹配图案LM也可以包括提供有相同电压的多个图案。多个图案可以具有线形状,该线形状具有与匹配线WL相同的形状。多个图案可以分别与匹配线WL重叠,并且可以与匹配线WL平行地被设置。可替代地,多个图案可以具有在与匹配线WL垂直的方向上延伸的线形状。多个图案可以与匹配线WL重叠,并且可以被设置成与匹配线WL相交。然而,本发明构思的实施例不限于此。在其他实施例中,负载匹配图案LM可以具有与匹配线WL重叠的各种其他形状中的至少一种,以形成电场。如图6B中所图示,显示面板可以进一步包括连接负载匹配图案LM和电力线VL10的附加连结图案BR10。在此情形下,当在平面图中观察时,电力线VL10可以与负载匹配图案LM隔开。因此,电力线VL10和负载匹配图案LM被布置在其上的层可以彼此独立地被确定。电力线VL10和负载匹配图案LM可以被布置在同一层上,或者可以被布置在彼此不同的层上。附加连结图案BR10可以通过预定的接触孔CH10分别连接到电力线VL10和负载匹配图案LM。附加连结图案BR10可以将电力线VL10与负载匹配图案LM彼此电连接。在本实施例中,附加连结图案BR10可以被布置在负载匹配图案LM和电力线VL10上。附加连结图案BR10可以被布置在图4中所图示的第五绝缘层250上。换句话说,附加连结图案BR10与图4中所图示的连结图案BR可以被布置在同一层上。根据本实施例,由于负载匹配图案LM和电力线VL10通过附加连结图案BR10彼此连接,因此负载匹配图案LM和电力线VL10可以形成在各个层上。因此,显示面板可以包括各种设计的线路,并且可以改善显示面板的电路设计的自由度。另外,负载匹配图案LM和电力线VL10可以通过布置在第五绝缘层250上的附加连结图案BR10彼此连接。因此,即使在形成第五绝缘层250的工艺中在负载匹配图案LM处产生静电,也可以防止静电通过电力线VL10转移到有源区域AA参见图3。结果是,可以改善显示面板的制造工艺的可靠性。图7是图示根据本发明构思的实施例的显示面板的一部分的截面图。图7图示了与图3的负载匹配图案LM对应的区域。在下文中,将参考图7描述本发明构思的实施例。在本实施例中,与参考图1至图6B描述的相同的部件将由相同的附图标记或指示符指示,并且为了易于和方便描述的目的,它们的描述将被省略。如图7中所图示,根据本发明构思的实施例的负载匹配图案LM10可以被布置在第五绝缘层250上。在本实施例中,负载匹配图案LM10可以被布置在第六绝缘层260上。换句话说,负载匹配图案LM10与图4中所图示的连结图案BR可以被布置在同一层上。因此,负载匹配图案LM10和连结图案BR可以通过使用一个掩模同时被形成。如图7中所图示,负载匹配图案LM10可以连接到布置在第一绝缘层210与第二绝缘层220之间的第一层ACL。第一层ACL可以被提供有与施加到负载匹配图案LM10的电压相同的电压。在本实施例中,第一层ACL与图4中所图示的第二半导体图案AC2可以被布置在同一层上。因此,第一层ACL和第二半导体图案AC2可以包括相同的材料,并且可以通过使用一个掩模同时被形成。第二层ELD可以被布置在第一层ACL与负载匹配图案LM10之间。第二层ELD可以被布置在第三绝缘层230与第四绝缘层240之间。在本实施例中,第二层ELD与图4中所图示的第一控制电极CE1可以被布置在同一层上。因此,第二层ELD和第一控制电极CE1可以包括相同的材料,并且可以通过使用一个掩模同时被形成。在本实施例中,第二层ELD可以与连接到栅线GL参见图3的匹配线WL参见图3对应。根据本实施例,第二层ELD可以与负载匹配图案LM10和第一层ACL中的每一个形成电场。换句话说,第二层ELD和负载匹配图案LM10可以形成电场,第四绝缘层240、第五绝缘层250和第六绝缘层260置于它们之间,并且第二层ELD和第一层ACL可以形成电场,第二绝缘层220和第三绝缘层220置于它们之间。根据本实施例,由于第二层ELD与负载匹配图案LM10和第一层ACL中的每一个形成电场,因此在有限的区域中电场的大小可以增加。因此,即使外围区域NAA参见图3是窄的,根据实施例的显示面板也可以产生高信号延迟。结果是,可以有效地补偿根据区域的非均匀响应速度,并且因此显示面板可以显示具有均匀亮度的图像。图8A至图8G是图示根据本发明构思的实施例的制造显示面板的方法的截面图。图8A至图8G图示了制造图4中所图示的显示面板DP的方法的一些工艺。在下文中,将参考图8A至图8G描述根据本发明构思的实施例的制造显示面板DP的方法。同时,与参考图1至图7描述的相同的部件将由相同的附图标记或指示符指示,并且为了易于和方便描述的目的,它们的描述将被省略。如图8A中所图示,多个绝缘层210、220-I、230-I和240-I,多个导电图案GL_P、WL、WL_P、CE1和CE2以及第二半导体图案AC2可以形成在基底基板100上。第一绝缘层210可以通过在基底基板100上沉积或涂覆无机材料和或有机材料形成。其后,第二半导体图案AC2可以形成在第一绝缘层210上。第二半导体图案AC2可以通过沉积和或图案化半导体材料形成。半导体材料可以包括多晶半导体材料,例如,多晶硅。随后,初始第二绝缘层220-I可以形成在第一绝缘层210上。初始第二绝缘层220-I可以覆盖第二半导体图案AC2,并且可以通过沉积或涂覆绝缘材料形成。接下来,第二控制电极CE2和栅线可以形成在初始第二绝缘层220-I上。为了易于和方便说明的目的,图8A中图示了作为栅线的一部分的栅线的焊盘GL_P。第二控制电极CE2和栅线的焊盘GL_P可以由相同的导电材料形成,并且可以使用一个掩模同时被图案化。随后,初始第三绝缘层230-I可以形成在初始第二绝缘层220-I上。初始第三绝缘层230-I可以覆盖第二控制电极CE2和栅线的焊盘GL_P,并且可以通过沉积或涂覆绝缘材料形成。随后,第一控制电极CE1、匹配线WL以及与匹配线WL的一部分对应的匹配线的焊盘WL_P可以形成在初始第三绝缘层230-I上。第一控制电极CE1、匹配线WL和匹配线的焊盘WL_P可以由相同的导电材料形成,并且可以使用一个掩模同时被图案化。接下来,初始第四绝缘层240-I可以形成在初始第三绝缘层230-I上。初始第四绝缘层240-I可以覆盖第一控制电极CE1、匹配线WL和匹配线的焊盘WL_P,并且可以通过沉积或涂覆绝缘材料形成。其后,如图8B中所图示,接触孔CH_T、CH11和CH21可以形成在初始绝缘层220-I、230-I和240-I中,以形成第二至第四绝缘层220、230和240。暴露第二半导体图案AC2的部分的第一接触孔CH_T可以形成在初始第四绝缘层240-I、初始第三绝缘层230-I和初始第二绝缘层220-I中。另外,暴露栅线的焊盘GL_P的第二接触孔CH11可以形成在初始第四绝缘层240-I和初始第三绝缘层230-I中,并且暴露匹配线的焊盘WL_P的第三接触孔CH21可以形成在初始第四绝缘层240-I中。接下来,如图8C中所图示,第一输入电极IE1、第一输出电极OE1、第一半导体图案AC1、第二输入电极IE2、第二输出电极OE2、第一连接图案CN1和第二连接图案CN2可以形成在第四绝缘层240上。第一半导体图案AC1由半导体材料形成。第一半导体图案AC1可以包括氧化物半导体。因此,第一半导体图案AC1可以在形成与导电图案对应的第一输入电极IE1、第一输出电极OE1、第二输入电极IE2、第二输出电极OE2、第一连接图案CN1和第二连接图案CN2之前形成。第一输入电极IE1、第一输出电极OE1、第二输入电极IE2、第二输出电极OE2、第一连接图案CN1和第二连接图案CN2可以由相同的导电材料形成,并且可以使用一个掩模同时被图案化。同时,第二输入电极IE2、第二输出电极OE2、第一连接图案CN1和第二连接图案CN2也可以形成在接触孔CH_T、CH11和CH21中。第二输入电极IE2和第二输出电极OE2可以形成在第一接触孔CH_T中,以便分别连接到第二半导体图案AC2的部分。第一连接图案CN1可以形成在第二接触孔CH11中,以便连接到栅线的焊盘GL_P,并且第二连接图案CN2可以形成在第三接触孔CH21中,以便连接到匹配线的焊盘WL_P。另一方面,第一输入电极IE1和第一输出电极OE1与第一半导体图案AC1可以形成在同一层上,并且可以分别覆盖第一半导体图案AC1的部分。因此,第一输入电极IE1和第一输出电极OE1中的每一个可以与第一半导体图案AC1的上表面和侧表面直接接触。接下来,如图8D中所图示,初始第五绝缘层250-I可以形成在第四绝缘层240上。初始第五绝缘层250-I可以形成为覆盖第一输入电极IE1、第一输出电极OE1、第一半导体图案AC1、第二输入电极IE2、第二输出电极OE2、第一连接图案CN1和第二连接图案CN2。此时,初始第五绝缘层250-I可以通过沉积无机材料形成。无机材料可以包括氧化硅、氮化硅和氮氧化硅中的至少一种。用于初始第五绝缘层250-I的沉积工艺可以包括化学气相沉积CVD工艺、物理气相沉积PVD工艺和或原子层沉积ALD工艺。在第四绝缘层240上沉积无机材料的工艺中可产生静电。此时,具有导电性的图案可以是静电的转移路径。换句话说,在图8D中,静电可以容易地被转移到与初始第五绝缘层250-I接触的第一输入电极IE1、第一输出电极OE1、第二输入电极IE2、第二输出电极OE2、第一连接图案CN1和第二连接图案CN2。根据本发明构思,当在平面图中观察时,第一输入电极IE1、第一输出电极OE1、第二输入电极IE2、第二输出电极OE2、第一连接图案CN1和第二连接图案CN2彼此不连接,而是彼此隔开的。因此,第一输入电极IE1、第一输出电极OE1、第二输入电极IE2、第二输出电极OE2、第一连接图案CN1和第二连接图案CN2彼此断开,并且因此彼此没有电气影响,即使静电被提供到电极IE1、OE1、IE2和OE2以及连接图案CN1和CN2。结果是,在用于初始第五绝缘层250-I的沉积工艺中产生的静电仅可影响电极IE1、OE1、IE2和OE2以及连接图案CN1和CN2中的每一个,但是不能在它们之间转移,并且因此可以减小或最小化静电对形成在基底基板100上的其他元件的影响。因此,可以防止元件被静电损坏,并且可以改善显示面板的制造工艺的可靠性。其后,如图8E中所图示,接触孔CH12、CH22和CH_V可以形成在初始第五绝缘层250-I中,以形成第五绝缘层250。第四接触孔CH_V可以形成为暴露第二输出电极OE2。另外,第五接触孔CH12可以形成为暴露第一连接图案CN1,并且第六接触孔CH22可以形成为暴露第二连接图案CN2。接下来,如图8F中所图示,第六绝缘层260可以形成在第五绝缘层250上。绝缘材料的初始层可以形成为覆盖第五绝缘层250,并且然后,多个接触孔可以形成在初始层中以形成第六绝缘层260。初始层可以由有机材料形成,或者可以由有机材料和无机材料形成。初始层可以通过涂覆工艺形成。初始层可以形成为具有合适的厚度,使得其具有平坦的上表面。第一接触孔CH1可以形成在与第五接触孔CH21对应的区域中,并且可以暴露第一连接图案CN1。第二接触孔CH2可以形成在与第六接触孔CH22对应的区域中,并且可以暴露第二连接图案CN2。另外,第三接触孔CH3可以形成在与第四接触孔CH_V对应的区域中,并且可以暴露第二输出电极OE2。在图8E和图8F中描述的接触孔CH22、CH12、CH_V、CH1、CH2和CH3可以在依次形成初始第五绝缘层250-I和第六绝缘层的初始层之后,使用一个掩模形成。其后,如图8G中所图示,连结图案BR和连接图案CN可以形成在第六绝缘层260上。连结图案BR和连接图案CN可以被布置在同一层上。因此,连结图案BR和连接图案CN可以由相同的导电材料形成,并且可以使用一个掩模同时被图案化。连结图案BR可以形成为与第一接触孔CH1和第二接触孔CH2重叠。根据本发明构思的实施例,由于连结图案BR在形成第六绝缘层260之后形成,因此匹配线的焊盘WL_P与栅线的焊盘GL_P的电连接可以在形成第五绝缘层250之后形成。因此,即使在形成第五绝缘层250的工艺中在外围区域NAA处产生静电,也可以防止静电通过连结图案BR转移到栅线的焊盘GL_P和有源区域AA参见图3。结果是,可以改善显示面板的制造工艺的可靠性。根据本发明构思,具有均匀亮度的图像可以显示在包括部分凸出区域的有源区域中。因此,可以改善在各种形状的有源区域中显示的图像的显示质量。另外,根据本发明构思,可以防止布置在有源区域中的元件被可在制造工艺中产生的静电损坏。结果是,可以改善显示面板的制造工艺的可靠性。虽然已经参考示例实施例描述了本发明构思,但是对本领域技术人员来说显而易见的是,可以在不脱离本发明构思的精神和范围的前提下,进行各种改变和修改。因此,应当理解,上述实施例不是限制性的,而是示例性的。因此,本发明构思的范围应由下面的权利要求及其等同物的允许的最广义解释来确定,而不应受前述描述束缚或限制。

权利要求:1.一种显示面板,包括:基底基板,在所述基底基板中限定有源区域和与所述有源区域相邻的外围区域;布置在所述有源区域中的像素;布置在所述有源区域中并且连接到所述像素的第一线;布置在所述外围区域中并且在平面图中与所述第一线隔开的第二线;布置在与所述第一线和所述第二线中的每一条被布置的层不同的层上的连结图案,所述连结图案将所述第一线电连接到所述第二线;以及布置在所述第一线与所述连结图案之间以及所述第二线与所述连结图案之间的无机层,其中所述连结图案贯穿所述无机层而连接到所述第一线和所述第二线。2.根据权利要求1所述的显示面板,其中所述像素包括薄膜晶体管和连接到所述薄膜晶体管的有机发光元件,并且其中所述无机层被布置在所述薄膜晶体管与所述有机发光元件之间。3.根据权利要求2所述的显示面板,进一步包括:布置在所述第一线与所述连结图案之间并且与所述第一线接触的第一导电图案;以及布置在所述第二线与所述连结图案之间并且与所述第二线接触的第二导电图案,其中所述连结图案通过接触孔连接到所述第一导电图案和所述第二导电图案,所述接触孔被限定在所述无机层中以分别暴露所述第一导电图案和所述第二导电图案。4.根据权利要求1所述的显示面板,进一步包括:布置在所述外围区域中的负载匹配图案,其中在平面图中所述第二线与所述负载匹配图案重叠,其中所述第一线向所述像素提供栅电压。5.根据权利要求1所述的显示面板,进一步包括:布置在所述外围区域中的负载匹配图案,其中在平面图中所述第二线与所述负载匹配图案重叠,其中所述负载匹配图案接收电力电压。6.根据权利要求5所述的显示面板,进一步包括:布置在所述有源区域中以与所述第一线相交并且连接到所述像素的第三线,其中所述第三线电连接到所述负载匹配图案,其中所述无机层覆盖所述第三线,并且其中所述第三线和所述负载匹配图案构成单体形状。7.根据权利要求5所述的显示面板,进一步包括:布置在所述有源区域中以与所述第一线相交并且连接到所述像素的第三线;以及布置在所述无机层上的负载匹配连结图案,并且其中在平面图中所述第三线与所述负载匹配图案隔开,其中所述负载匹配连结图案贯穿所述无机层而电连接所述负载匹配图案和所述第三线,并且其中所述第二线与所述负载匹配图案形成电场。8.根据权利要求1所述的显示面板,进一步包括:布置在所述无机层上的有机层,其中所述连结图案贯穿所述无机层和所述有机层中的每一个而电连接所述第一线和所述第二线。9.根据权利要求1所述的显示面板,其中,所述有源区域包括彼此面对的多个凸出区域,所述多个凸出区域之间插入有缺口,其中所述像素、所述第一线和所述第二线中的每一个被提供为多个,并且其中所述第二线电连接到所述第一线,所述第一线连接到布置在所述凸出区域中的像素。10.根据权利要求1所述的显示面板,其中,所述连结图案在一个方向上延伸,并且其中所述第一线和所述第二线在所述一个方向上彼此隔开。

百度查询: 三星显示有限公司 显示面板

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。