买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
摘要:本发明公开了一种光纤以太网接口通信方法、FPGA模块以及系统,将光模块输入的LVPECL信号转换成LVDS输入信号;在FPGA中使用高频时钟以及DDIO对LVDS输入信号进行过采样;进行消抖处理;按位滑移并检索得到有效数据;对有效数据进行解码,并缓存到FIFO中,进行跨时钟转换,得到标准的MII接口接收数据;把标准的MII接口发送数据缓存到FIFO中,进行跨时钟转换,得到发送数据,进行编码并把编码后的串行数据作为LVDS输出信号;将LVDS输出信号转换成LVPECL信号发送到光模块上。优点:利用FPGA自身的模块进行信号处理,结构简单,没有反馈回路,节约成本,对逻辑时序压力很小。
主权项:1.一种光纤以太网接口通信方法,其特征在于,包括:将光模块输入的LVPECL信号转换成LVDS输入信号;在FPGA中对LVDS输入信号进行处理,得到标准的MII接口接收数据,传输给MII控制接口;在FPGA中对MII控制接口输出的标准的MII接口发送数据进行处理,得到LVDS输出信号;将LVDS输出信号转换成LVPECL信号发送到光模块上;所述在FPGA中对LVDS输入信号进行处理,得到标准的MII接口接收数据,包括:使用高频时钟以及FPGA自身的DDIO对LVDS输入信号进行过采样,并把数据缓存到FIFO中,利用FIFO进行跨时钟域转换,得到中频时钟下的输入LVDS信号的过采样数据;对过采样数据按位进行消抖处理;按位滑移并检索消抖处理后的数据中的有效数据;对有效数据进行解码,并把数据缓存到FIFO中,利用FIFO进行跨时钟域转换,得到标准的MII接口接收数据;所述在FPGA中对MII控制接口输出的标准的MII接口发送数据进行处理,得到LVDS输出信号,包括:把标准的MII接口发送数据缓存到FIFO中,利用FIFO进行跨时钟域转换,得到并行发送数据,对并行发送数据进行编码并把编码后的串行数据发送到FPGA的LVDS引脚上。
全文数据:
权利要求:
百度查询: 南京磐能电力科技股份有限公司 一种光纤以太网接口通信方法、FPGA模块以及系统
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。