Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种基于FPGA的CML接口协议编码系统及方法 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:西安爱生技术集团有限公司

摘要:本公开实施例是关于一种基于FPGA的CML接口协议编码系统及方法。该系统包括:FPGA协议编码器模块和FPGA高速收发器接口本公开数据缓存子模块用于数据存储和速率匹配,协议预处理子模块对控制信号进行初步的分类,协议控制子模块按照接口协议控制规则将控制信号编码成控制字符,8B10B编码子模块完成控制字符和数据字符的8B10编码,RD极性计算子模块实时计算编码后数据帧的RD极性,供8B10B编码子模块及协议控制子模块使用满足编码中对极性的要求。FPGA高速收发器接口采用电流型逻辑电路模式,使用差分信号对数据进行传输。

主权项:1.一种基于FPGA的CML接口协议编码系统,其特征在于,该系统包括:FPGA协议编码器模块和FPGA高速收发器接口;其中,所述FPGA协议编码器模块包括数据缓存子模块、协议预处理子模块、协议控制子模块、RD极性计算子模块和8B10B编码子模块,所述数据缓存子模块的发送端分别与所述协议预处理子模块的接收端和所述8B10B编码子模块的接收端连接,所述协议预处理子模块的发送端与所述协议控制子模块的接收端连接,所述协议控制子模块的发送端与所述8B10B编码子模块的接收端连接,所述RD极性计算子模块和所述8B10B编码子模块交互连接,所述RD极性计算子模块的发送端与所述协议控制子模块的接收端连接,所述8B10B编码子模块的发送端与所述FPGA高速收发器接口的接收端连接。

全文数据:

权利要求:

百度查询: 西安爱生技术集团有限公司 一种基于FPGA的CML接口协议编码系统及方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。