Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种某机型数字通信部件内控制板便携式检测装置 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:国营芜湖机械厂

摘要:本发明涉及一种某机型数字通信部件内控制板便携式检测装置,包括采用高速FPGA的主控模块、产生429总线时序的3282时序模块、进行429总线数据采集和传输的429总线收发模块、采用高速CPLD器件的数字量输入输出模块和控制工业触摸屏的串口模块,通过对比429总线信息和数字量数据信息,完成对航空设备电路板的检测,通过触摸屏进行人机交互。本装置大大减小了体积和重量,便捷性佳,节约了成本,采用FPGA、CPLD等可编程逻辑器件极大地提高了设计开发的灵活性,用触摸屏作为显示控制工具提高了界面友好性,简化输入输出设备,便于操作,提高了工作效率。

主权项:1.一种数字通信部件内控制板便携式检测装置,其特征在于:包括主控模块(1)、3282时序模块(2)、429总线收发模块(3)、数字量输入输出模块(4)、串口模块(5),所述主控模块(1)与3282时序模块(2)相连,所述3282时序模块(2)与所述429总线收发模块(3)相连,所述主控模块(1)与数字量输入输出模块(4)相连,所述主控模块(1)与所述串口模块(5)相连;所述的3282时序模块(2)和429总线收发模块(3),包括第二芯片(21)、电平转换模块(22)、429总线输入芯片(31)、429总线输出芯片(32)、429输入输出接口(33),所述第二芯片(21)与电平转换模块(22)相连提供时序信号,所述电平转换模块(22)与429总线输入芯片(31)相连提供电平转换后的时序信号,所述429总线输入芯片(31)与所述429总线输出芯片(32)相连,所述429输入输出接口(33)与所述429总线输入芯片(31)和429总线输出芯片(32)相连;所述第二芯片(21)采用型号为EP3C5E144C8的FPGA器件;所述电平转换模块(22)包括NLSX4373DR2G双向电平转换芯片和SN74LVC4245单向电平转换芯片;所述429总线输入芯片(31)型号为HS-3282;所述429总线输出芯片(32)型号为HS-3182;输入选择CPLD(41)和输出选择CPLD(42)采用型号为MPC7128的CPLD器件;所述主控模块(1)包括第一芯片(11)、时钟电路(12)、电源模块(13)、JTAG电路(14)、配置电路(15);所述时钟电路(12)与所述第一芯片(11)相连提供时钟信号;所述电源模块(13)与所述第一芯片(11)相连提供电源;所述JTAG电路(14)与所述第一芯片(11)相连提供下载接口;所述配置电路(15)与所述第一芯片(11)相连提供上电配置信息;所述第一芯片(11)采用型号为EP3C5E144C8的FPGA器件,所述主控模块(1)包含了围绕所述第一芯片(11)即主芯片搭建的最小系统;所述的数字量输入输出模块(4),包括输入选择CPLD(41)、输出选择CPLD(42)、数字量输入接口(43)、数字量输出接口(44),所述输入选择CPLD(41)和所述输出选择CPLD(42)与所述第一芯片(11)相连交换传输信号,所述输入选择CPLD(41)与所述数字量输入接口(43)相连,所述输出选择CPLD(42)与所述数字量输出接口(44)相连;采用双FPGA架构,其中一块FPGA为主控制器,负责对429收发模块的选通、产生CPLD和HS3282芯片的复位和时钟信号、与触摸屏的串口通信、对429总线数据和数字量的数据分析和组合;另一块FPGA为HS3282芯片的时序控制器,负责各块HS3282芯片的各路控制信号的产生和检测、实现429总线数据的接收和发送、完成将429总线数据和主控FPGA进行通信;429总线信号的接收和发送使用6片HS3282协议芯片作为其总线信号收发器,每片HS3282芯片有两路输入和一路输出通道,而在发送时再配合以HS3182芯片作为总线信号电平转换器;设计了两片CPLD作为其扩展切换控制,其中一片为数字量输入切换,另一片为数字量输出切换;429总线收发模块电路包括HS-3282芯片(U29)和HS-3182芯片(U35),因为HS-3282芯片(U29)信号为5V电平,而操控HS-3282芯片(U29)的第二芯片(21)FPGA芯片信号为3.3V电平,故第二芯片与HS-3282芯片(U29)通过所述NLSX4373DR2G双向电平转换芯片连接实现3.3V-5V电平的双向转换,所述HS-3282芯片(U29)的11脚至27脚共16个引脚为429数据总线,传输16位数据字,所述HS-3282芯片(U29)的31脚即429DO引脚连接至HS-3182芯片(U35)的4脚,所述HS-3282芯片(U29)的32脚即#429DO引脚连接至HS-3182芯片(U35)的13脚输出429差分信号,所述HS-3282芯片(U29)的33脚为发送使能引脚ENTX,34脚为控制字使能引脚#CWSTR,28脚和29脚为数据字时钟引脚#PL1、#PL2,完成了发送429信号的线路连接;所述HS-3282芯片(U29)可选择两路429信号输入,429DIA、429DI(B)引脚接收一组429信号,#DR引脚为接收中断引脚,SEL为数据选择引脚,#EN为接收器数据使能引脚;232串口转换电路包括232串口芯片(U41)和触摸屏接口J15,其中232串口芯片(U41)型号为SP3232EEN,所述232串口芯片(U41)的11脚接所述第一芯片(11)的串口发送脚,所述232串口芯片(U41)的12脚连接所述第一芯片(11)的串口接受脚,所述232串口芯片(U41)的13脚连接触摸屏接口J15的2脚,14脚连接触摸屏接口J15的3脚,完成了232串口转换功能从而控制触摸屏;429总线信号的收发由3282时序模块(2)和429总线收发模块(3)完成,初始化#CWSTR、#PL1、#PL2为高电平,ENTX信号为低电平;首先确定要发送的数据帧量,然后通过数据总线向HS-3282输入发送控制字,确定发送速率、校验方式以及数据字长度,将控制字使能信号#CWSTR置低保持至少130ns,再将#CWSTR拉为高电平;然后将要发送的数据按照格式拆分为数据1和数据2,先从数据总线输出数据1,将#PL1置低至少保持200ns后拉高,在从数据总线输出数据2,将#PL2置低至少保持200ns后拉高,此时为该数据帧的第一个数据操作,可以重复进行每组数据1、数据2的传送,之后检测TXR信号,若为低则说明数据已经进入HS-3282,此时将发送使能ENTX置为高电平,从HS-3282的429DO、#429DO引脚输出429差分信号,直到TXR信号回到高电平则说明发送BUFFEG已空,将ENTX置回低电平,然后判断数据帧是否发完,若没有发完则再向HS-3282写入数据,若已经发完则操作结束;接收器时序流程步骤为初始化#CWSTR、#EN、SEL为高电平,通过数据总线写入接受控制字,已确定接受器是否选通过滤作用、具体过滤内容、接收器频率、接收器速率,然后将控制字使能信号#CWSTR置低保持至少130ns,再拉高#CWSTR信号;如果从HS-3282的429DIA、429DIB端接收一组完整的429信号,则#DR信号变为低电平,检测#DR一旦变为低电平,则将接收数据选择信号SEL置为0,再将接收器数据使能信号#EN置为0,此时读取数据总线上的数据,就是接收数据1,最后将#EN拉回高电平;同样的操作时序,将SEL置为高,再将#EN置为0,此时读取数据总线上的数据就是接收数据2,再将#EN拉回高电平;将数据1和数据2按照格式解析,则接收一组数据完成;RS-232串口接收和发送软件流程步骤为用FPGA自带的PLL构建了波特率发生器,在接收时以6倍波特率频率采集RXD信号,一旦检测其有下降沿,则等待3个时钟,以便于在每个波特率中部采集信号,然后每隔6个时钟采集一次RXD信号,采集8次后组成为接收到的一个字节数据;发送时则直接采用波特率频率作为时钟,首先将TXD置为高电平,在接收到发送指令时将TXD置为低电平,然后每到一个时钟发送一位数据,直到将一个字节的8位数据全部发出后,再将TXD拉回高电平;本装置以Verilog硬件描述语言编写FPGA和CPLD中所有代码,用来实现其相应的功能;测试模块的软件主要包含在两片FPGA中,分别完成模块总体控制以及产生HS-3282时序的功能;测试流程包含对比输出的数字量和接收的429信号过程和对比发送的429信号和输入的数字量信号过程;整个检测装置的软件整体流程步骤为:触摸屏输入指令后,发送429信号,从触摸屏接收所要发送的通道信息和数据信息,开启目标板即被测板的429信号转换为数字量信号功能,用3282时序操作发送429信号,检测板CPLD读取数字量端口的数据,对比发送的429信息和读取的数字量端口数据得出结果,若结果一致则被测目标板该功能正常,若结果不一致则该目标板功能错误,最后向触摸屏发送结论信息显示完成检测操作;触摸屏未输入指令,则测试板输出数字量信号,接收429信号指令,从触摸屏接收所要输出的数字量信息,开启被测板数字量转换为429信号功能,测试板通过CPLD向数字量输出端口输出数字量信息,通过3282芯片接收429总线信号,解析接收到的429总线信号,对比输出的数字量和接收的429总线信号数据,若结果一致则被测目标板该功能正常,若结果不一致则该目标板功能错误,最后向触摸屏发送结论信息显示完成检测操作。

全文数据:一种某机型数字通信部件内控制板便携式检测装置技术领域[0001]本发明涉及机载设备电路板检测领域,具体的说是一种某机型数字通信部件内控制板便携式检测装置。背景技术[0002]目前,航空机载设备及其电路板的检测一般使用其相对应的测试设备,这些测试设备往往由工控机、功能板卡、显示器、鼠标、键盘等大量设备组成,如2009年4月出版的《计算机测量与控制》第1?卷第4期第706-707,第714页公开了一种机载雷达干扰系统自动机检测设备的设计方法,该检测设备由5个机动化便携箱和备件箱组成,体积和重量非常庞大,非常不便于移动和携带,对使用环境有比较严格的要求;又如2012年出版的《测控技术》第31卷第4期第60-62页公开了一种手持式雷达ATE的设计与实现方法,该方法使用液晶屏及周边键作为显示控制模块,使用ARM7芯片作为M⑶控制,虽然很大程度上缩小了体积及重量,但是周边键作为输入控制仍然占用了一定的区域,另外周边键的机械结构存在使用寿命短等问题的可能,最后液晶屏的使用仅能单纯提供输出的效果,和用户的互动不够灵活。发明内容[0003]本发明所要解决的技术问题在于提供一种某机型数字通信部件内控制板便携式检测装置,使用触摸屏作为显示控制、以FPGA搭建处理模块的检测装置,使用该装置对某机型数字通信部件内控制板进行检测,适合于各种环境特别是外场复杂环境下对数字通信部件内控制板的检测排故工作。[0004]本发明所要解决的技术问题采用以下技术方案来实现:[0005]—种某机型数字通信部件内控制板便携式检测装置,包括主控模块、3282时序模块、429总线收发模块、数字量输入输出模块、串口模块,所述主控模块与3282时序模块相连接收429总线信息,所述3282时序模块与所述429总线收发模块相连,所述主控模块数字量输入输出模块相连检测数字量信息,所述主控模块与所述串口模块相连控制屏幕显示信息和接收触摸屏触摸信息。[0006]所述的主控模块,包括第一芯片、时钟电路、电源模块、JTAG电路、配置电路,所述时钟电路与所述第一芯片相连提供时钟信号,所述电源电路与所述第一芯片相连提供电源,所述配置电路与所述第一芯片相连提供上电配置芯片,所述JTAG电路与所述第一芯片相连提供下载接口,所述第一芯片采用型号为EP3C5E144C8的FPGA器件。[0007]所述的3282时序模块和429总线收发模块,包括第二芯片、电平转换模块、429总线输入芯片、429总线输出芯片、429输入输出接口,所述第二芯片与电平转换模块相连提供时序信号,所述电平转换模块与429总线输入芯片相连提供电平转换后的时序信号,所述429总线输入芯片与所述429总线输出芯片相连,所述429输入输出接口与所述429总线输入芯片和429总线输出芯片相连。[0008]所述第二芯片采用型号为EP3C5E144C8的FPGA器件,所述电平转换模块包括NLSX4373DR2G双向电平转换芯片和SN74LVC4245单向电平转换芯片,所述429总线输入芯片型号为HS-3282,所述429总线输出芯片型号为HS-3182。[0009]所述的数字量输入输出模块,包括输入选择CPLD、输出选择CPLD、数字量输入接口、数字量输出接口,所述输入选择CPLD和所述输出选择CPLD与所述第一主芯片相连传递控制信号和数据,所述输入选择CPLD与所述数字量输入接口相连,所述输出选择CPLD与所述数字量输出接口相连。[0010]所述输入选择CPLD和所述输出选择CPLD采用型号为MPC7128的CPLD器件。[0011]所述的串口模块连接显示屏和所述第一芯片传递控制信息,发送显示界面和接收触摸数据;[0012]所述串口模块采用型号为SP3232EEN的232串口芯片。[0013]所述的显示屏为工业触摸屏。[0014]本发明的有益效果是:与以往的测试设备相比,本发明仅由一块电路板和一块触摸屏组成,加上机箱重量不超过5公斤,省去了工控机、总线板卡、显示器、键盘、鼠标等大量的外部设备,大大减少了重量和体积,便于携带,适合航空修理人员在外场复杂环境下对数字通信部件内控制板进行检测和排故;另外,工控机、板卡等动辄耗资数万元,这些设备的减少也很大程度上节约了成本,减轻了企业的经济负担;第三,FPGA、CPLD等可编程逻辑器件的运用极大提高了设计开发的灵活性;最后,用触摸屏作为显示控制工具提高了界面友好性,简化输入输出设备,便于操作,提高了工作效率。附图说明[0015]下面结合附图和实施例对本发明进一步说明。[0016]图1为本发明的硬件整体结构图;[0017]图2为本发明的主控模块结构图;[0018]图3为本发明的429总线收发模块电路图;[0019]图4为本发明的232串口电路图;[0020]图5为本发明的软件整体流程图;[0021]图6为本发明的发送器时序流程图;[0022]图7为本发明的接收器时序流程图;[0023]图8为本发明的RS-232串口接收和发送软件流程图。具体实施方式[0024]为了使本发明实现的技术手段、创作特征、达成目的与功效易于明白了解,下面对本发明进一步阐述。[0025]如图1所示的硬件整体结构图:[0026]一种某机型数字通信部件内控制板便携式检测装置,其特征在于:包括主控模块1、3282时序模块2、429总线收发模块3、数字量输入输出模块4、串口模块5,所述主控模块1与3282时序模块2相连接收429总线信息,所述3282时序模块2与所述4四总线收发模块3相连,所述主控模块1与数字量输入输出模块4相连检测数字量信息,所述主控模块1与所述串口模块5相连控制屏幕显示信息和接收触摸屏触摸信息。[0027]如图2所示的主控模块结构图:[0028]所述主控模块1包括第一芯片U、时钟电路12、电源模块13、JTAG电路14、配置电路15;[0029]所述时钟电路12与所述第一芯片11相连提供时钟信号;[0030]所述电源模块13与所述第一芯片11相连提供电源;[0031]所述JTAG电路14与所述第一芯片11相连提供下载接口;[0032]所述配置电路15与所述第一芯片11相连提供上电配置信息;[0033]所述第一芯片11采用型号为EP3C5E144C8的FPGA器件,所述主控模块1包含了围绕所述第一芯片11即主芯片搭建的最小系统。[0034]所述的32S2时序模块2和429总线收发模块3,包括第二芯片21、电平转换模块22、429总线输入芯片31、429总线输出芯片32、429输入输出接口33;[0035]所述第二芯片21与电平转换模块22相连提供时序信号;[0036]所述电平转换模块22与429总线输入芯片31相连提供电平转换后的时序信号;[0037]所述4¾总线输入芯片31与所述429总线输出芯片32相连用于总线输入输出;[0038]所述似9输入输出接口33与所述429总线输入芯片31和429总线输出芯片32相连;[0039]所述第二芯片21采用型号为EP3C5E144C8的FPGA器件;[0040]所述电平转换模块22包括NLSX4373DR2G双向电平转换芯片和SN74LVC4245单向电平转换芯片;[0041]所述429总线输入芯片31型号为HS-3282;[0042]所述429总线输出芯片32型号为HS-3182。[0043]为了完成对数字通信部件内控制板429总线和数字量传输功能的检测,本装置提供了相应接口资源,可以实现429总线信号的最多12路接收和6路发送功能,同时还提供24路数字量读取和24路数字量写出功能,用户通过触摸屏实现对装置的测试指令下达和测试结果的读取。其中429信号的传输速率可以灵活连续地设置为10KHz、48KHz、50KHz、100KHz等目标频率;触摸屏与装置通过RS-232串口通信,频率也可以设置9600、19200、115200等。[0044]装置控制器采用双FPGA架构,其中一块FPGA为主控制器,负责对429收发模块的选通、产生CPLD和HS3282等芯片的复位和时钟信号、与触摸屏的串口通信、对429总线数据和数字量的数据分析和组合等;另一为HS3282芯片的时序控制器,负责各块HS3282芯片的各路控制信号的产生和检测、实现429总线数据的接收和发送、完成将429总线数据和主控FPGA进行通信。429总线信号的接收和发送使用6片HS3282协议芯片作为其总线信号收发器,每片HS3282芯片有两路输入和一路输出通道,而在发送时再配合以HS3182芯片作为总线信号电平转换器。因为数字量的通道较多,所以设计了两片CPLD作为其扩展切换控制,其中一片为数字量输入切换,另一片为数字量输出切换。为了达到便携式和可靠性要求,装置设计了工业触摸屏作为人机交互工具,通过RS-232串口进行通信。因为FPGA与多数机载电路板电平相互不匹配,本装置还设计了单向和多向电平转换模块。[0045]429总线是飞机电子系统之间数字式数据传输的标准格式,429信号的收发由3282时序模块2和429总线收发模块3完成,3282时序模块2由控制HS-3282的EP3C5E144产生时序,分别实现其发送器和接收器功能。[0046]如图3所示的429总线收发模块电路图:[0047]包括HS_3282芯片U29和HS-3川2芯片U35,因为HS-犯82芯片U29信号为5V电平,而操控HS-3282芯片U29的第二芯片21FPGA芯片信号为3•3V电平,故第二芯片与HS-3282芯片U29通过所述NLSX4373DR2G双向电平转换芯片连接实现3•3V-5V电平的双向转换,所述HS-3282芯片U29的11脚至27脚共16个引脚为429数据总线,传输16位数据字,所述HS-3282芯片U29的31脚即429D0引脚连接至HS-3182芯片U35的4脚,所述HS-3282芯片U29的32脚即#42卯0引脚连接至HS_3182芯片U35的I3脚输出4四差分信号,所述HS-3282芯片U29的33脚为发送使能引脚ENTX,34脚为控制字使能引脚#CWSTR,28脚和29脚为数据字时钟引脚#PL1、#PL2,完成了发送429信号的线路连接。[0048]所述HS-3282芯片U29可选择两路429信号输入,429DIA、429DI⑻引脚接收一组429信号,#DR引脚为接收中断引脚,SEL为数据选择引脚,#EN为接收器数据使能引脚。[0049]本装置采用工业级触摸屏作为人机交互工具,用户通过点击屏上按钮键盘向硬件发送指令及键入数据,另外也显示回采数据及结果,触摸屏通过RS-232串口向装置收发数据,所以在主控FPGA中也设计了相应的串口收发模块。[0050]如图4所示的是232串口转换电路:[0051]包括232串口芯片U41和触摸屏接口J15,其中232串口芯片U41型号为SP3232EEN,所述232串□芯片U41的11脚接所述第一芯片11的串□发送脚,所述232串□芯片U41的12脚连接所述第一芯片11的串口接受脚,所述232串口芯片U41的13脚连接触摸屏接口J15的2脚,14脚连接触摸屏接□J15的3脚,完成了232串口转换功能从而控制触摸屏。[0052]下面阐述本电路的软件试验流程及工作原理:[0053]本装置以Verilog硬件描述语言编写FPGA和CPLD中所有代码,用来实现其相应的功能。测试模块的软件主要包含在两片FPGA中,分别完成模块总体控制以及产生HS-3282时序的功能。测试流程包含对比输出的数字量和接收的429信号过程和对比发送的429信号和输入的数字量信号过程。[0054]整个检测装置的软件整体流程图如图5所示:[0055]触摸屏输入指令后,发送429信号,从触摸屏接收所要发送的通道信息和数据信息,开启目标板即被测板的429信号转换为数字量信号功能,用3282时序操作发送429信号,检测板CPLD读取数字量端口的数据,对比发送的429信息和读取的数字量端口数据得出结果,若结果一致则被测目标板改功能正常,若结果不一致则该目标板功能错误,最后向触摸屏发送结论信息显示完成检测操作;[0056]触摸屏未输入指令,则测试板输出数字量信号,接收429信号指令,从触摸屏接收所要输出的数字量信息,开启被测板数字量转换为429信号功能,测试板通过CPLD向数字量输出端口输出数字量信息,通过3282芯片接收429总线信号,解析接收到的429总线信号,对比输出的数字量和接收的429总线信号数据,若结果一致则被测目标板改功能正常,若结果不一致则该目标板功能错误,最后向触摸屏发送结论信息显示完成检测操作。[0057]429总线信号的收发由3282时序模块2和429总线收发模块3完成,如图6所示的发送器时序流程图:[0058]初始化此¥3了1?、肝11、#?12为高电平4^^信号为低电平。首先确定要发送的数据帧量,然后通过数据总线向HS-3282输入发送控制字,确定发送速率、校验方式以及数据字长度,将控制字使能信号#CWSTR置低保持至少130ns,再将#CWSTR拉为高电平。然后将要发送的数据按照格式拆分为数据字1和数据字2,先从数据总线输出数据字M##PL1置低至少保持200ns后拉高,在从数据总线输出数据字2,将1«^2置低至少保持200ns后拉高,此时为该数据帧的第一个数据操作,可以重复进行每组数据字1、数据字2的传送每帧最多8个数据),之后检测TXR信号,若为低则说明数据已经进入HS-3282,此时将发送使能ENTX置为高电平,从HS-3282的429D0、#429D0引脚输出429差分信号,直至IjTXR信号回到高电平则说明发送BUFFEG已空,将ENTX置回低电平,然后判断数据帧是否发完,若没有发完则再向HS-3282写入数据,若已经发完则操作结束。[0059]如图7所示的接收器时序流程图:[0060]初始化#CWSTR、#EN、SEL为高电平,通过数据总线写入接受控制字,已确定接受器是否选通过滤作用、具体过滤内容、接收器频率、接收器速率等,然后将控制字使能信号#CWSTR置低保持至少130ns,再拉高#CWSTR信号。如果从HS-3282的429DIA、429DI⑻端接收一组完整的429信号,则#DR信号变为低电平,检测#DR—旦变为低电平,则将接收数据选择信号SEL置为0,再将接收器数据使能信号#EN置为0,此时读取数据总线上的数据,就是接收数据1,最后将#EN拉回高电平;同样的操作时序,将SEL置为高,再将#EN置为0,此时读取数据总线上的数据就是接收数据2,再将#EN拉回高电平。将数据1和数据2按照格式解析,则接收一组数据完成。[0061]如图8所示的RS-232串口接收和发送软件流程图:[0062]用FPGA自带的PLL构建了波特率发生器,在接收时以6倍波特率频率采集RXD信号,一旦检测其有下降沿,则等待3个时钟,以便于在每个波特率中部采集信号,然后每隔6个时钟采集一次R®信号,采集8次后组成为接收到的一个字节数据;发送时则直接采用波特率频率作为时钟,首先将TXD置为高电平,在接收到发送指令时将TXD置为低电平,然后每到一个时钟发送一位数据,直到将一个字节的8位数据全部发出后,再将TXD拉回高电平。[0063]此外,触摸屏界面图像及触控设置由其组态软件设计而成,需要为触控组件分配相应的地址,并且要在组态软件上设置帧头、波特率、变量初始化等。[0064]以上显示和描述了本发明的基本原理、主要特征和本发明的优点。本行业的技术人员应该了解,本发明不受上述实施例的限制,上述实施例和说明书中描述的只是本发明的原理,在不脱离本发明精神和范围的前提下,本发明还会有各种变化和改进,这些变化和改进都落入要求保护的本发明范围内。本发明要求保护范围由所附的权利要求书及其等效物界定。

权利要求:1.一种某机型数字通信部件内控制板便携式检测装置,其特征在于:包括主控模块1、3282时序模块⑵、429总线收发模块3、数字量输入输出模块⑷、串口模块5,所述主控模块(1与3282时序模块2相连,所述3282时序模块2与所述429总线收发模块3相连,所述主控模块⑴与数字量输入输出模块⑷相连,所述主控模块⑴与所述串口模块⑸相连。2.根据权利要求1所述的一种某机型数字通信部件内控制板便携式检测装置,其特征在于:所述的3282时序模块2和429总线收发模块3,包括第二芯片(21、电平转换模块22、429总线输入芯片31、429总线输出芯片32、429输入输出接口(3¾,所述第二芯片21与电平转换模块22相连提供时序信号,所述电平转换模块22与429总线输入芯片31相连提供电平转换后的时序信号,所述429总线输入芯片31与所述4¾总线输出芯片32相连,所述429输入输出接口(33与所述429总线输入芯片(31和4四总线输出芯片32相连;所述第二芯片21采用型号为EP3C5E144C8的FPGA器件;所述电平转换模块22包括NLSX4373DR2G双向电平转换芯片和SN74LVC4245单向电平转换芯片;所述429总线输入芯片31型号为HS-3282;所述429总线输出芯片32型号为HS-3182。3.根据权利要求1所述的一种某机型数字通信部件内控制板便携式检测装置,其特征在于:所述的数字量输入输出模块4,包括输入选择CPLD41、输出选择CPLD42、数字量输入接口(4¾、数字量输出接口(44,所述输入选择CPLD41和所述输出选择CPLD42与与所述第一主芯片(11相连交换传输信号,所述输入选择CPLD41与所述数字量输入接口43相连,所述输出选择CPLD42与所述数字量输出接口(44相连;所述输入选择CPLD41和所述输出选择CPLD42采用型号为MPC7128的CPLD器件。4.根据权利要求1所述的一种某机型数字通信部件内控制板便携式检测装置,其特征在于:所述的串口模块⑸连接显示屏和所述第一芯片(11传递控制信息,发送显示界面和接收触摸数据;所述串口模块⑸采用型号为SP3232EEN的232串口芯片。5.根据权利要求1所述的一种某机型数字通信部件内控制板便携式检测装置,其特征在于:所述的显示屏为工业触摸屏。

百度查询: 国营芜湖机械厂 一种某机型数字通信部件内控制板便携式检测装置

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。