买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
申请/专利权人:西安电子科技大学
摘要:本发明涉及一种应用于高速TDC的动态范围可配置时间放大器,包括:第一D触发器D1、第二D触发器D2、第一与非门Y1、第二与非门Y2、第一反相器F1、第二反相器F2、第三反相器F3、延迟单元DELAY、第一缓冲器B1、第二缓冲器B2、第一单端时间间隔放大模块TA1和第二单端时间间隔放大模块TA2。本发明针对不同的输入时间间隔,提出了新型可配置时间放大器结构,可以改变不同输入范围时的初始放电电压,在小输入时间间隔范围能实现高速、高线性度,在大输入时间间隔范围也能保证很好的线性度,提高了该时间放大器的适用性。
主权项:1.一种应用于高速TDC的动态范围可配置时间放大器,其特征在于,所述动态范围可配置时间放大器包括:第一D触发器D1、第二D触发器D2、第一与非门Y1、第二与非门Y2、第一反相器F1、第二反相器F2、第三反相器F3、延迟单元DELAY、第一缓冲器B1、第二缓冲器B2、第一单端时间间隔放大模块TA1和第二单端时间间隔放大模块TA2,其中:所述第一D触发器D1的D引脚端和所述第二D触发器D2的D引脚端连接电源端,所述第一D触发器D1的CLK引脚端连接所述第一反相器F1的TIP端,所述第一D触发器D1的CLKB引脚端连接所述第一反相器F1的TIPB端,所述第二D触发器D2的CLK引脚端连接所述第二反相器F2的TIN端,所述第二D触发器D2的CLKB引脚端连接所述第二反相器F2的TINB端,所述第一D触发器D1的Q引脚端连接所述第一与非门Y1的第一输入端、所述第一单端时间间隔放大模块TA1的ON引脚端,所述第二D触发器D2的Q引脚端连接所述第一与非门Y1的第二输入端、所述第二单端时间间隔放大模块TA2的ON引脚端,所述第一与非门Y1的输出端连接所述第一单端时间间隔放大模块TA1的BOOST引脚端和所述第二单端时间间隔放大模块TA2的BOOST引脚端,所述第一D触发器D1的RST引脚端连接所述第二D触发器D2的RST引脚端、并共同连接至所述第三反相器F3的RSTB端,所述第三反相器F3的RST端连接所述延迟单元DELAY的输出端、所述第一单端时间间隔放大模块TA1的RST引脚端和所述第二单端时间间隔放大模块TA2的RST引脚端,所述第一单端时间间隔放大模块TA1的OUT引脚端连接所述第一缓冲器B1的输入端和所述第二与非门Y2的第一输入端,所述第二单端时间间隔放大模块TA2的OUT引脚端连接所述第二缓冲器B2的输入端和所述第二与非门Y2的第二输入端,所述第二与非门Y2的输出端连接所述延迟单元DELAY的输入端,所述第一缓冲器B1的输出端输出TP信号,所述第二缓冲器B2的输出端输出TN信号;其中,所述第一反相器F1包括第一MOS管M1和第二MOS管M2,所述第一MOS管M1的源极连接电源端,所述第二MOS管M2的源极连接接地端,所述第一MOS管M1的漏极连接所述第二MOS管M2的漏极构成所述第一反相器F1的TIPB端,并连接至所述第一D触发器D1的CLKB引脚端,所述第一MOS管M1的栅极和所述第二MOS管M2的栅极连接构成所述第一反相器F1的TIP端,并连接至所述第一D触发器D1的CLK引脚端;其中,所述第二反相器F2包括第三MOS管M3和第四MOS管M4,所述第三MOS管M3的源极连接电源端,所述第四MOS管M4的源极连接接地端,所述第三MOS管M3的漏极连接所述第四MOS管M4的漏极构成所述第二反相器F2的TINB端,并连接至所述第二D触发器D2的CLKB引脚端,所述第三MOS管M3的栅极和所述第四MOS管M4的栅极连接构成所述第二反相器F2的TIN端,并连接至所述第二D触发器D2的CLK引脚端。
全文数据:
权利要求:
百度查询: 西安电子科技大学 一种应用于高速TDC的动态范围可配置时间放大器
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。