Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

面向FPGA平台的NAND Flash BCH纠检错模块 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

摘要:本发明公开了一种面向FPGA平台的NANDFlashBCH纠检错模块,能够部署在FPGA等可编程逻辑电路上,且存储占用小、并行化程度高、数据吞吐率高以及逻辑资源占用少,基于FPGA的BCH编解码模块,用于实现NANDFlash数据的纠检错,该模块具备完整的编码和解码框架,便于集成到对应的嵌入式平台和存储系统中,相比于传统的多重备份、LDPCECC编解码等策略,具有存储占用小,并行化程度高,数据吞吐率高,逻辑资源占用少等特点,可以部署在FPGA等可编程逻辑电路上,解决空间嵌入式环境中大容量数据的可靠存储问题。

主权项:1.一种面向FPGA平台的NANDFlashBCH纠检错模块,其特征在于,包括编码器和译码器,其中编码负责将指定存储长度的数据位除以BCH码的生成多项式,得到的余数为数据的校验码;编码器实现电路中,M为编码器并行度,每次输入M位数据,输出编码多项式的高M位数据,M+N为信息码编码多项式的长度;在完成数据输入后,得到余式为校验位数据;对于一个页来说,其数据存储区域为索引0到4095的存储字节,4096位至4105位的十个字节存储块信息,其校验位存储在4106开头后的地址空间中。译码器包括伴随多项式计算、错误位置多项式计算以及钱搜索模块,其中伴随多项式计算用于检测数据是否存在位翻转的错误;错误位置多项式计算采用SiBM算法,用于从伴随多项式确定错误位置多项式的系数;钱搜索将错误位置多项式根的求解转化为对本原多项式根的幂的验证。

全文数据:

权利要求:

百度查询: 北京空间飞行器总体设计部 面向FPGA平台的NAND Flash BCH纠检错模块

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。