首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

使用收获数据的快速、节能CMOS 2P1R1W寄存器堆阵列 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:梅缇斯微系统有限责任公司

摘要:本申请涉及一种使用收获数据的快速、节能CMOS2P1R1W寄存器堆阵列。提出了新的CMOS收获电路,其提高了2端口多端口寄存器堆阵列电路速度,并且在将收获数据接合到自限制能量耗散时,实质降低了沿局部和全局位路径移动数据的能量代价。当收获数据的电势与来自信号发展的BL电压匹配时,通过所选单元中的自禁用动作消除由于单元读取电流的统计变化而引起的BL信号发展中的不确定性,同时与常规感测方案相比,每列需要更少的外围电路晶体管。提出的位路径电路接合收获电荷以在沿着WL的同时读取和写入访问期间提供对干扰电流噪声的免疫‑从而消除常规寄存器堆阵列中通常所需的BL保持器电路的性能、面积和能量开销。

主权项:1.一种寄存器堆存储器设备,包括:多个常规的8晶体管2端口存储元件,每个存储元件具有1个读取端口和1个写入端口,并且每个存储元件具有一对NFET的去耦读取堆栈,其中该对NEFT中的一个NFET的栅极输入由读取字线驱动,并且该对NEFT中的另一个NFET的栅极输入由单元存储节点驱动;收获端子,所述收获端子替换常规的寄存器堆存储元件中的FET的去耦读取堆栈的参考地电位端子;收获电路,所述收获电路耦合到多个存储元件的收获端子,所述多个存储元件的读取端口沿着公共位线与所述收获电路耦合,所述收获电路通过自禁用所述位线上的信号的发展而响应于读取访问,从而消除由于读取电流读取堆栈的统计变化而引起的所述位线上的信号电压发展的不确定性,并且至少使解析在所选择的存储元件中感测的数据的速率加倍。

全文数据:

权利要求:

百度查询: 梅缇斯微系统有限责任公司 使用收获数据的快速、节能CMOS 2P1R1W寄存器堆阵列

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。