Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种浮结型肖特基势垒二极管及其制作方法 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:西安电子科技大学芜湖研究院

摘要:本发明涉及一种浮结型肖特基势垒二极管,包括:衬底层1;外延层2,位于所述衬底层1上层;浮结层4,位于所述外延层2上层的两侧;绝缘型多晶硅层5,位于所述浮结层4上层;沟槽6,位于所述绝缘型多晶硅层5上层;肖特基接触阴极7,位于所述衬底层1下层;肖特基接触阳极8,覆盖所述外延层2、所述绝缘型多晶硅层5和所述沟槽6。本发明提出的二极管,通过改善浮结型肖特基势垒二极管的工艺步骤,不需要二次生长外延层,增大了器件击穿电压,减小了导通电阻,提升了功率优值,降低了工艺难度和成本。

主权项:1.一种浮结型肖特基势垒二极管的制作方法,其特征在于,包括:S1、选取衬底层1;S2、在所述衬底层1上层形成外延层2;S3、在所述外延层2上层形成SiO2隔离层3;S4、刻蚀所述SiO2隔离层3和所述外延层2形成刻蚀窗口;以光刻胶作为掩膜,对SiO2隔离层3进行选择性刻蚀,形成刻蚀窗口,再按照刻蚀窗口对刻蚀窗口以外的外延层2进行部分刻蚀;S5、在所述刻蚀窗口以外的外延层2上层淀积金属形成浮结层4;所述浮结层4材料为金属Ti,厚度为0.5μm~2μm;采用磁控溅射法在刻蚀窗口以外的外延层2上淀积一层金属Ti,采用化学刻蚀将多余的金属Ti去除,形成浮结层4;S6、在所述浮结层4上层淀积形成绝缘型多晶硅层5;刻蚀所述SiO2隔离层3和所述外延层2,使所述外延层2和所述绝缘型多晶硅层5处于同一平面;S7、刻蚀所述绝缘型多晶硅层5形成沟槽6;所述沟槽6的横截面积小于所述绝缘型多晶硅层5的横截面积;S8、在所述衬底层1下层形成欧姆接触阴极7;S9、在所述外延层2、所述绝缘型多晶硅层5和所述沟槽6上层形成肖基特接触阳极8。

全文数据:一种浮结型肖特基势垒二极管及其制作方法技术领域本发明属于微电子制造技术领域,具体涉及一种浮结型肖特基势垒二极管及其制作方法。背景技术SiC肖特基势垒二极管作为一种宽禁带半导体器件首先在电力电子技术领域替代Si器件。SiC肖特基势垒二极管在电力电子领域最大的优势在于其优异的反向恢复特性。目前,商品化的SiC肖特基势垒二极管已经广泛应用在高频开关电源、功率因数校正及电机驱动等领域。与当前最好的功率MOSFET结合使用时,开关频率可以达到400kHz,并有望实现高于1MHz。许多公司在其IGBT变频或逆变装置中使用SiC肖特基势垒二极管取代Si快恢复二极管,其总体效益远远超过SiC与Si器件之间的价格差异而造成的成本增加。与Si肖特基势垒二极管相比,SiC肖特基势垒二极管具有漏电流低、开关速度快等优点,在功率应用方面具有很大的潜力。然而,在击穿电压与导通电阻之间仍存在相互制约的矛盾,即不能同时满足高击穿电压和低导通电阻。同时,普通的浮结结构肖特基势垒二极管的工艺制作过程中,外延层需要生长两次,工艺难度和成本较高。发明内容为了解决现有技术中存在的上述问题,本发明提供了一种浮结型肖特基势垒二极管。本发明要解决的技术问题通过以下技术方案实现:本发明实施例提供了一种浮结型肖特基势垒二极管,包括:衬底层;外延层,位于所述衬底层上层;浮结层,位于所述外延层上层的两侧;绝缘型多晶硅层,位于所述浮结层上层;沟槽,位于所述绝缘型多晶硅层上层;肖特基接触阴极,位于所述衬底层下层;肖特基接触阳极,覆盖所述外延层、所述绝缘型多晶硅层和所述沟槽。在本发明的一个实施例中,所述外延层材料为N-离子掺杂的4H-SiC,厚度为5μm~15μm。在本发明的一个实施例中,所述浮结层材料为金属Ti,厚度为0.5μm~2μm。在本发明的一个实施例中,所述绝缘型多晶硅层厚度为4μm~6μm,宽度为0.4μm~0.6μm。在本发明的一个实施例中,所述沟槽的横截面积小于所述绝缘型多晶硅的横截面积。在本发明的一个实施例中,所述肖特基接触阴极的材料为AlTi合金,厚度为300nm~500nm,其中金属Al和金属Ti的含量比为3:1。在本发明的一个实施例中,所述肖特基接触阴极的材料为金属Ni,厚度为400nm~600nm。本发明另一个实施例提供了一种浮结型肖特基势垒二极管的制作方法,包括:S1、选取衬底层;S2、在所述衬底层上层形成外延层;S3、在所述外延层上层形成SiO2隔离层;S4、刻蚀所述SiO2隔离层和所述外延层形成刻蚀窗口;S5、在所述刻蚀窗口以外的外延层上层淀积金属形成浮结层;S6、在所述浮结层上层淀积形成绝缘型多晶硅层;S7、刻蚀所述绝缘型多晶硅层形成沟槽;S8、在所述衬底层下层形成肖特基接触阴极;S9、在所述外延层、所述绝缘型多晶硅层和所述沟槽上层形成肖基特接触阳极。在本发明的一个实施例中,在步骤S7之前,还包括:刻蚀所述SiO2隔离层和所述外延层,使所述外延层和所述绝缘型多晶硅层处于同一平面。与现有技术相比,本发明的有益效果:1、本发明提出的二极管,增大了器件击穿电压,减小了导通电阻,提升了功率优值。2、本发明提出的二极管的制作方法,改善了4H-SiC浮结型肖特基势垒二极管的工艺步骤,不需二次生长外延层,降低了工艺难度和成本。附图说明图1为本发明实施例提供的一种浮结型肖特基势垒二极管中二极管的纵向剖面示意图;图2为本发明实施例提供的一种浮结型肖特基势垒二极管中二极管的横向剖面示意图;图3为本发明实施例提供的一种浮结型肖特基势垒二极管的制备方法的流程示意图;图4为本发明实施例提供的一种浮结型肖特基势垒二极管的制备方法中制作的流程示意图。具体实施方式下面结合具体实施例对本发明做进一步详细的描述,但本发明的实施方式不限于此。实施例一在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。在本发明的描述中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。在本发明的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。此外,本领域的技术人员可以将本说明书中描述的不同实施例或示例进行接合和组合。参见图1和图2,图1为本发明实施例提供的一种浮结型肖特基势垒二极管中二极管的纵向剖面示意图,图2为本发明实施例提供的一种浮结型肖特基势垒二极管中二极管的横向剖面示意图,该二极管包括:衬底层1;外延层2,位于衬底层1上层;浮结层4,位于外延层2上层的两侧;绝缘型多晶硅层5,位于浮结层4上层;沟槽6,位于绝缘型多晶硅层5上层;肖特基接触阴极7,位于衬底层1下层;肖特基接触阳极8,覆盖外延层2、绝缘型多晶硅层5和沟槽6。特别地需要说明的是,本发明中提到的上层均指与其相邻且位于其上;本发明中提到的外延层2上层的两侧指的是经过刻蚀在外延层2上层形成的台阶状结构的上层;本发明中提到的下层均指与其相邻且位于其下。具体地,衬底层1可以选择N+离子掺杂的4H-SiC,厚度可以是0.4μm~1μm。SiC材料具有禁带宽度大,击穿电场强度高、饱和电子漂移速度高、热导率大、介电常数小、抗辐射能力强、化学稳定性良好等优点,被认为是制作高温、高频、大功率和抗辐射器件极具潜力的宽带隙半导体材料。前缀4H指的是SiC的结构类型。SiC在不同的物理化学环境下会形成不同的晶体结构,这些成分相同,形态、构造和物理特性有差异的晶体称为同质多象变体,目前已经发现的SiC同质多象变体有200多种。SiC最常见的同质多象变体结构有3C-SiC闪锌矿结构、2H-SiC纤锌矿结构、4H-SiC和6H-SiC。其中3C-SiC又称为β-SiC,2H-SiC称为α-SiC。具体到本发明,选用N+离子掺杂的4H-SiC可以使肖特基二极管具有极快的开关响应速度并且开关特性不受结温的影响,开关损耗极低,反响恢复时间几乎为零。特别地,本发明具体实施例中,外延层2的材料可可以选择N-离子掺杂的4H-SiC,厚度可以是5μm~15μm。具体地,外延层2位于衬底层1上层,通过在N+离子掺杂的4H-SiC衬底片上采用水平热壁CVD法生长一层N-离子掺杂的4H-SiC,厚度为5μm~15μm的外延层2,其中N-离子的掺杂浓度为1×1016cm-3~3×1016cm-3。特别地,本发明具体实施例中,浮结层4的材料可以选择金属Ti,厚度可以是0.5μm~2μm。具体地,采用磁控溅射法在外延层2上层的两侧淀积厚度为0.5μm~2μm的金属Ti作为浮结层,用于降低顶角处的电场峰值。功率半导体器件在发展过程中一直追求更大的电流和更大的反向阻断电压,为了实现高击穿电压,在近几年功率半导体器件新结构的研究中,最热的就是超结结构、半超结结构以及浮结结构。但由于超结的制造难度非常大,需要多次交替的离子注入和外延生长,相比来说,浮动结器件更容易实现。特别地,本发明具体实施例中,绝缘型多晶硅层5的厚度可以是4μm~6μm,宽度可以是0.4μm~0.6μm。选择这样的参数可以使器件具有较好的正向电学特性、击穿特性和反向恢复特性。特别地,本发明具体实施例中,沟槽6与绝缘型多晶硅5边界对齐,且沟槽6的横截面积小于绝缘型多晶硅5的横截面积,用于均匀器件内的电流密度分布,便于后续的测试和分析。特别地,本发明具体实施例中,肖特基接触阴极7的材料可以是AlTi合金,厚度可以是300nm~500nm,其中金属Al和金属Ti的含量比为3:1。特别地,本发明具体实施例中,肖特基接触阴极8的材料为金属Ni,厚度为400nm~600nm。本发明提出的肖特基二极管,通过改善浮结型肖特基势垒二极管的工艺步骤,不需二次生长外延层,增大了器件击穿电压,减小了导通电阻,提升了功率优值,器件的稳定性较好。本发明另一个实施例提供了一种浮结型肖特基势垒二极管的制作方法,包括:S1、选取衬底层1;S2、在衬底层1上层形成外延层2;S3、在外延层2上层形成SiO2隔离层3;S4、刻蚀SiO2隔离层3和外延层2形成刻蚀窗口;S5、在刻蚀窗口2以外的外延层2上层淀积金属形成浮结层4;S6、在浮结层4上层淀积形成绝缘型多晶硅层5;S7、刻蚀绝缘型多晶硅层5形成沟槽6;S8、在衬底层1下层形成肖特基接触阴极7;S9、形成肖基特接触阳极8,覆盖外延层2、绝缘型多晶硅层5和沟槽6。特别地,本发明具体实施例中,在步骤S7之前,还包括:刻蚀SiO2隔离层3和外延层2,使外延层2和绝缘型多晶硅层5处于同一平面。具体地,如图3和图4所示,首先选取厚度范围在0.4μm~1μm,材料为N+离子掺杂的4H-SiC作为衬底层1。在N+离子掺杂的4H-SiC样片上采用水平热壁CVD的方法生长一层厚度为5μm~15μm的N-离子掺杂的4H-SiC,形成外延层2,所使用的先驱气体是氢气氛中的单硅烷和丙烷。生长压力保持在250Mbar,C和Si的含量比为0.6~1.5。其中,N-离子掺杂浓度为1×1016cm-3~3×1016cm-3。采用水平热壁CVD结束生长SiC同质外延材料,可以通过优化载气H2的流量和CSi比,有效提高SiC外延层的厚度浓度均匀性。具体采用EPIGRESS公司生产的带有SiH4-C3H8-H2的水平热壁式CVDVP508GFR外延炉中进行,典型外延温度在1550℃~1600℃之间,生长压力为50mbar~150mbar,H2作为稀释气体及载气,氮气作为N型掺杂源,SiH4和C3H8作为生长源,基座采用气浮旋转以提高外延浓度厚度均匀性,生长速率为2μmh~12μmh。再对SiC样片使用标准RCA工艺进行清洗,用于去除颗粒沾污和金属杂质,其原理是利用H2O2氧化作用生成氧化膜,该氧化膜又被NH4OH腐蚀,腐蚀后立即又发生氧化,氧化和腐蚀反复进行,因此附着在样片表面的颗粒也随腐蚀曾落入清洗液内。再采用干氧氧化和湿氧氧化结合的工艺,在外延层2上形成厚度为200nm的SiO2隔离层3。再以光刻胶作为掩膜,对SiO2隔离层3进行选择性刻蚀,形成刻蚀窗口,刻蚀采用RIE刻蚀,反应气体为CHF3,刻蚀时间为1.5min,气体流量为40cm3min,射频电源功率为200W,反应室气体压力为5Pa。掩膜并光刻SiO2隔离层3形成刻蚀窗口,刻蚀窗口的面积占SiO2隔离层3总面积的80%~90%,再按照刻蚀窗口对刻蚀窗口以外的外延层2进行部分刻蚀,刻蚀深度为7μm。再采用磁控溅射法在刻蚀窗口以外的外延层2上淀积一层厚为0.5μm~2μm的金属Ti,采用化学刻蚀将多余的金属Ti去除,形成浮结层4。再采用低压化学气相淀积法淀积一层厚度为4μm~6μm,宽度为0.4μm~0.6μm的绝缘型多晶硅层5;再采用ICP刻蚀法使外延层2与绝缘型多晶硅层5处于同一平面,再刻蚀出一个与绝缘型多晶硅层5边缘对齐且横截面积小于绝缘型多晶硅层5的沟槽6。再在外延层2的下层淀积厚度比为300nm100nm的AlTi合金,形成肖基特接触的阴极7,再在1050℃下氮气气氛中进行退火3min处理。再在外延层2和绝缘型多晶硅层5所在的平面上淀积500nmNi形成覆盖外延层2、绝缘型多晶硅层5和沟槽6的肖特基接触阳极8,再在1050℃下氮气气氛中进行退火3min,进而形成本发明提出的浮结型肖特基势垒二极管。本发明提出的制备工艺不需二次生长外延层,增大了器件击穿电压,减小了导通电阻,提升了功率优值,器件的稳定性较好。制备出的二极管可应用于高功率集成电路中替代Si二极管提供更优秀的功率特性,在电力电子系统、电动汽车领域应用广泛。以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

权利要求:1.一种浮结型肖特基势垒二极管,其特征在于,包括:衬底层1;外延层2,位于所述衬底层1上层;浮结层4,位于所述外延层2上层的两侧;绝缘型多晶硅层5,位于所述浮结层4上层;沟槽6,位于所述绝缘型多晶硅层5上层;肖特基接触阴极7,位于所述衬底层1下层;肖特基接触阳极8,覆盖所述外延层2、所述绝缘型多晶硅层5和所述沟槽6。2.根据权利要求1所述的二极管,其特征在于,所述外延层2材料为N-离子掺杂的4H-SiC,厚度为5μm~15μm。3.根据权利要求1所述的二极管,其特征在于,所述浮结层4材料为金属Ti,厚度为0.5μm~2μm。4.根据权利要求1所述的二极管,其特征在于,所述绝缘型多晶硅层5厚度为4μm~6μm,宽度为0.4μm~0.6μm。5.根据权利要求1所述的二极管,其特征在于,所述沟槽6的横截面积小于所述绝缘型多晶硅5的横截面积。6.根据权利要求1所述的二极管,其特征在于,所述肖特基接触阴极7的材料为AlTi合金,厚度为300nm~500nm,其中金属Al和金属Ti的含量比为3:1。7.根据权利要求1所述的二极管,其特征在于,所述肖特基接触阴极7的材料为金属Ni,厚度为400nm~600nm。8.一种浮结型肖特基势垒二极管的制作方法,其特征在于,包括:S1、选取衬底层1;S2、在所述衬底层1上层形成外延层2;S3、在所述外延层2上层形成SiO2隔离层3;S4、刻蚀所述SiO2隔离层3和所述外延层2形成刻蚀窗口;S5、在所述刻蚀窗口以外的外延层2上层淀积金属形成浮结层4;S6、在所述浮结层4上层淀积形成绝缘型多晶硅层5;S7、刻蚀所述绝缘型多晶硅层5形成沟槽6;S8、在所述衬底层1下层形成肖特基接触阴极7;S9、在所述外延层2、所述绝缘型多晶硅层5和所述沟槽6上层形成肖基特接触阳极8。9.根据权利要求8所述的方法,其特征在于,在步骤S7之前,还包括:刻蚀所述SiO2隔离层3和所述外延层2,使所述外延层2和所述绝缘型多晶硅层5处于同一平面。

百度查询: 西安电子科技大学芜湖研究院 一种浮结型肖特基势垒二极管及其制作方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。